Asai Tetsuya

Faculty of Information Science and Technology Electronics for Informatics Integrated Systems EngineeringProfessor
Center for Human Nature Artificial Intelligence and NeuroscienceProfessor
Education and Research Center for Mathematical and Data ScienceProfessor
Last Updated :2025/07/05

■Researcher basic information

Degree

  • Doctor of Engineering, Toyohashi University of Technology

Researchmap personal page

Researcher number

  • 00312380

Research Keyword

  • Artificial Intelligence
  • Integrated Circuits
  • 数理生物物理学
  • 非線形ダイナミクス
  • 電子工学
  • Mathematical Biology
  • Nonlinear Dynamics
  • Electrical Engineering

Research Field

  • Informatics, Computational science
  • Nanotechnology/Materials, Nano/micro-systems
  • Informatics, Intelligent informatics
  • Informatics, Perceptual information processing
  • Informatics, Soft computing
  • Manufacturing technology (mechanical, electrical/electronic, chemical engineering), Communication and network engineering
  • Manufacturing technology (mechanical, electrical/electronic, chemical engineering), Electronic devices and equipment

Educational Organization

■Career

Career

  • May 2023 - Present
    Hokkaido University, 数理・データサイエンス教育センター, 副センター長
  • Apr. 2022 - Present
    Vice Dean, IST, Hokkaido University
  • Jul. 2019 - Present
    北海道大学人間知・脳・AI研究教育センター, (兼務)
  • Apr. 2019 - Present
    Faculty of Information Science and Technology, Hokkaido University, Division of Electronics for Informatics, Professor
  • Mar. 2018 - Present
    Hokkaido University, 数理・データサイエンス教育センター, (兼務)
  • Aug. 2016 - Present
    University of Tokyo, Institute of Industrial Science, Research Fellow
  • May 2025 - Mar. 2027
    Hokkaido University, Data-Driven Interdisciplinary Research Emergence Department (D-RED), (兼務)
  • Apr. 2025 - Mar. 2027
    北海道大学半導体フロンティア教育研究機構, 次世代応用システム創成部門, 部門長
  • Apr. 2020 - Mar. 2022
    北海道大学大学院情報科学研究院長補佐
  • Nov. 2016 - Mar. 2019
    Center for Information and Neural Networks, Research Fellow
  • Apr. 2016 - Mar. 2019
    Graduate School of Information Science and Technology, Hokkaido University, Division of Electronics for Informatics, Professor
  • Apr. 2004 - Mar. 2016
    Hokkaido University, Graduate School of Information Science and Technology, Associate Professor
  • Sep. 2004 - Aug. 2009
    University of the West of England, International Center of Unconventional Computing, Visiting Professor
  • Jul. 2001 - Mar. 2004
    Hokkaido University, Graduate School of Engineering, Associate Professor
  • Apr. 1999 - Jun. 2001
    Hokkaido University, Graduate School of Engineering, Research Associate

Educational Background

  • Apr. 1996 - Mar. 1999, Toyohashi University of Technology, Department of Electrical and Electronic Engineering, Japan
  • Apr. 1994 - Mar. 1996, Tokai University, Graduate School of Engineering, Japan
  • Apr. 1989 - Mar. 1993, Tokai University, Department of Electronics, Japan

Committee Memberships

  • Apr. 2023 - Present
    電子情報通信学会 NOLTAソサイエティ, 運営委員, Society
  • Jan. 2017 - Present
    System Device Roadmap Committee of Japan (SDRJ), SA WG委員, Society
  • 2013 - Present
    信号処理学会, 専門委員・学会誌編集委員, Society
  • 2013 - Present
    電子情報通信学会, NOLTA Journal, Editorial Board, Society
  • 2013 - Present
    Frontiers in Neuromorphic Engineering, Editorial Board, Society
  • 2012 - Present
    電子情報通信学会 複雑コミュニケーションサイエンス専門委員会, 専門委員, Society
  • 2003 - Present
    International Journal of Parallel, Emergent and Distributes Systems, 編集委員, Society
  • 2002 - Present
    International Journal of Unconventional Computing, 編集委員, Society
  • Apr. 2020 - Mar. 2028
    JST, CREST(情報担体)領域アドバイザー, Government
  • Nov. 2024 - Mar. 2026
    新エネルギー・産業技術総合開発機構, 技術委員, Government
  • Apr. 2022 - Mar. 2024
    電子情報通信学会 複雑コミュニケーションサイエンス専門委員会, 顧問
  • Apr. 2021 - May 2023
    一般社団法人エレクトロニクス実装学会, 理事, Society
  • Apr. 2021 - Mar. 2022
    電子情報通信学会 複雑コミュニケーションサイエンス専門委員会, 専門委員長, Society
  • 2015 - Mar. 2022
    電子情報通信学会 NOLTAソサイエティ, 運営委員, Society
  • May 2011 - Mar. 2022
    電子情報通信学会, 非線形問題研究会 専門委員, Society
  • Apr. 2019 - Mar. 2021
    電子情報通信学会 複雑コミュニケーションサイエンス専門委員会, 副専門委員長, Society
  • 2006 - 2021
    日本学術振興協会 分子ナノテクノロジー第174委員会, 学界委員, Society
  • Dec. 2017
    新エネルギー・産業技術総合開発機構, 技術委員, Government
  • 2017
    日本工学アカデミー 次世代コンピューティング技術プロジェクト, 委員, Society
  • Oct. 2013 - Sep. 2016
    電気学会, 位相エンジニアリングに基づく低温エレクトロニクス調査専門委員会専門委員, Society
  • 2006 - Mar. 2016
    STRJ (Semiconductor Technology Roadmap of Japan, JEITA), Emerging Research Devices 委員, Society
  • 2006 - Mar. 2016
    ITRS (International Technology Roadmap of Semiconductors), Emerging Research Devices (WG12) 委員, Society
  • Jul. 2013 - Jun. 2015
    計測自動制御学会, ハイパーコンピューティクス調査研究会専門委員, Society
  • 2008 - 2013
    計測自動制御学会(SICE)イノベイティブコンピューティングに関する調査研究会, 専門委員, Society
  • 2008 - 2011
    日本神経回路学会, Neural Networks誌編集委員, Society
  • 2011
    電子情報通信学会, 情報ネットワーク科学時限研究専門委員会 専門委員, Society
  • May 2006 - May 2009
    電子情報通信学会, IEICE Electronics Express 編集委員, Society
  • 2007 - 2009
    人工知能学会Natural Computing研究会, 専門委員, Society
  • 2006 - 2007
    情報処理学会ナチュラルコンピューティング研究会, 専門委員, Society
  • May 1999 - May 2005
    電子情報通信学会, 集積回路研究会 専門委員, Society
  • 2000 - 2005
    日本神経回路学会, 学会誌編集委員, Society

Position History

  • 数理・データサイエンス教育研究センター副センター長, 2023年5月1日 - 2025年3月31日
  • 大学院情報科学研究院副研究院長, 2022年4月1日 - 2024年3月31日
  • 大学院情報科学研究院副研究院長, 2024年4月1日 - 2026年3月31日

■Research activity information

Awards

  • Jan. 2023, The 9th Japan-Korea Joint Workshop on Complex Communication Sciences - Best Paper Award               
    A study on Bernoulli approximation for compression of Bayesian neural networks
    Saito T;Ando K;Akai-Kasaya M;Asai T
  • 19 Oct. 2020, 情報処理学会システム・アーキテクチャ研究会, HotSPA 2019 若手優秀講演賞               
    効率的なDNN計算のための無効ニューロン予測手法の評価
    Ikeda T.;Ueyoshi K.;Ando K.;Hirose K.;Asai T.;Motomura M.;Takamaeda-Yamazaki S., Japan
  • 22 Jun. 2020, 人工知能学会, 2019年度研究会優秀賞               
    決定論的変分推論に基づくベイジアンCNNの検討
    Hirayama Y.;Asai T.;Motomura M.;Takamaeda-Yamazaki S., Japan
  • 15 May 2020, 電子情報通信学会 非線形問題研究会, 2019年度非線形問題研究会発表奨励賞               
    エッジAIに向けた三値バックプロパゲーション法とそのFPGA実装
    Kaneko T.;Yamagishi Y.;Momose H.;Asai T., Japan
  • 23 Jan. 2020, 電子情報通信学会コンピュータシステム研究会, 優秀若手発表賞               
    二値化ニューラルネットワークのハードウェア指向精度向上手法の検討
    Oba Y.;Murakami D.;Nakae T.;Ando K.;Asai T.;Motomura M.;Takamaeda-Yamazaki S., Japan
  • 08 Nov. 2019, 分子アーキテクトニクス研究会, 若手優秀講演賞               
    Novel architecture design of echo state network and performance analysis of information processing
    Kan S.;Nakajima K.;Asai T.;Akai-Kasaya M., Japan
  • 20 Oct. 2019, Maker Faire Roma 2019, MAKER OF MERIT 2019               
    Reconfigurable AI shield for embedded microcontrollers
    Kaneko T.;Yamagishi Y.;Momose H.;Asai T., Italy
  • 16 Oct. 2019, NoMaps事務局(NEDO・ 経済産業省北海道経済産業局), NoMaps NEDO Dream Pitch 2019 NoMaps賞               
    組み込みマイコン用のAIアクセラレータ:FPGA2I(FPGA AI)シールド
    Momose H.;Asai T., Japan
  • 07 Mar. 2019, The Research Institute of Signal Processing, NSCP'19 Student Paper Award               
    Hardware-oriented algorithm and architecture for generative adversarial networks
    Kaneko T.;Ikebe M.;Takamaeda-Yamazaki S.;Motomura M.;Asai T., United States
  • 30 Jan. 2019, 情報処理学会, 情報処理学会コンピュータサイエンス領域奨励賞               
    高次数イジングネットワークの時分割処理方式の検討
    Yamamoto K.;Kumazawa T.;Ikebe M.;Asai T.;Motomura M.;Takamaeda-Yamazaki S., Japan
  • 08 Jan. 2019, The 7th Japan-Korea Joint Workshop on Complex Communication Sciences, JKCCS 2019 - Best Paper Award               
    Approach to reservoir computing with Schmitt trigger oscillator-based analog neural circuits
    Rim S.;Suzuki S.;Takamaeda-Yamazaki S.;Ikebe M.;Motomura M.;Asai T., Korea, Republic of
  • 13 Dec. 2018, The 2018 International Conference on Field-Programmable Technology (FPT'18), FPT'18 - Best Paper Award               
    Dither NN: An Accurate Neural Network with Dithering for Low Bit-Precision Hardware
    Ando K.;Ueyoshi K.;Oba Y.;Hirose K.;Uematsu R.;Kudo T.;Ikebe M.;Asai T.;Takamaeda-Yamazaki S.;Motomura M., Japan
  • 21 Nov. 2018, 2018年日本表面真空学会学術講演会, 日本表面真空学会 - 2018年学術講演会若手奨励賞               
    導電性高分子ワイヤーを用いた非ノイマン型ハードウェアによる文字学習
    Okada M.;Sugito Y.;Asai T.;Kuwahara Y.;Akai-Kasaya M., Japan
  • 15 May 2018, IEEE SSCS Japan Chapter, IEEE SSCS Japan Chapter Academic Research Award               
    FPGA実装に向けた大局・局所適応型輝度補正技術によるFull-HD60FPS動作実証
    Shimada T.;Ambalathankandy P.;Takamaeda-Yamazaki S.;Motomura M.;Asai T.;Ikebe M.;Yoshida T., Japan
  • 15 May 2018, 電子情報通信学会, LSIとシステムのワークショップ2018 - ICDポスター賞(学生部門)最優秀賞               
    ディザ拡散を用いた組み込み向け二値化ニューラルネットワークの高精度化手法の検討
    Ando K.;Ueyoshi K.;Oba Y.;Hirose K.;Uematsu R.;Kudo T.;Ikebe M.;Asai T.;Takamaeda-Yamazaki S.;Motomura M., Japan
  • 26 Mar. 2018, IEEE CEDA All Japan Joint Chapter, SASIMI Young Researcher Award               
    Exploring CNN accelerator design space on a dynamically reconfigurable hardware platform
    Uematsu R.;Ando K.;Ueyoshi K.;Hirose K.;Ikebe M.;Asai T.;Takamaeda-Yamazaki S.;Motomura M., Japan
  • 07 Nov. 2017, 情報処理学会システム・アーキテクチャ研究会, 若手奨励賞               
    高次数イジングネットワークの時分割処理方式の検討
    Yamamoto K.;Kumazawa T.;Ikebe M.;Asai T.;Motomura M.;Takamaeda-Yamazaki S., Japan
  • 25 Sep. 2017, 電子情報通信学会リコンフィギャラブルシステム研究会, 優秀講演賞               
    二値化ニューラルネットワークアクセラレータのアーキテクチャ検討
    Ando K.;Ueyoshi K.;Hirose K.;Orimo K.;Uematsu R.;Takamaeda-Yamazaki S.;Ikebe M.;Asai T.;Motomura M., Japan
  • 22 Sep. 2017, 2017年度精密工学会秋季大会, 精密工学会 - 2017年度秋季大会ベストプレゼンテーション賞               
    高分子ワイヤーを用いたニューラルネットワーク構造の作製
    Hikita W.;Asai T.;Kuwahara Y.;Akai-Kasaya M., Japan
  • 22 Sep. 2017, 2017年度精密工学会秋季大会, 精密工学会 - 2017年度秋季大会ベストポスタープレゼンテーション賞               
    高分子ワイヤーを用いたニューラルネットワーク構造の作製
    Hikita W.;Asai T.;Kuwahara Y.;Akai-Kasaya M., Japan
  • 27 Jul. 2017, 電子情報通信学会コンピュータシステム研究会, 研究会優秀若手講演賞               
    対数量子化による深層ニューラルネットワークのメモリ量削減
    Hirose K.;Uematsu R.;Ando K.;Orimo K.;Ueyoshi K.;Takamaeda-Yamazaki S.;Ikebe M.;Asai T.;Motomura M., Japan
  • 27 Jul. 2017, 情報処理学会システム・アーキテクチャ研究会, 若手奨励賞               
    対数量子化による深層ニューラルネットワークのメモリ量削減
    Hirose K.;Uematsu R.;Ando K.;Orimo K.;Ueyoshi K.;Takamaeda-Yamazaki S.;Ikebe M.;Asai T.;Motomura M., Japan
  • 30 Jun. 2017, Molecular Architectonics, Molecular Architectonics - 若手奨励賞               
    Polymer based autoencoder system for pattern recognition
    Hikita W.;Akai-Kasaya M.;Asai T.;Kuwahara Y., Japan
  • 22 Mar. 2017, 2017年電子情報通信学会総合大会 - 学生奨励賞               
    アンチエイリアシングによるUHDTV向け単一画像超解像のFPGA実装
    Kusano H.;Ikebe M.;Asai T.;Motomura M., Japan
  • 03 Mar. 2017, The Research Institute of Signal Processing, NSCP'17 Student Paper Award               
    6-DoF camera-position and posture estimation based on local patches of image sequence
    Tsuji T.;Ikebe M.;Takamaeda-Yamazaki S.;Motomura M.;Asai T., Japan
  • 05 Sep. 2016, 電子情報通信学会リコンフィギャラブルシステム研究会, 優秀講演賞               
    深層畳込みニューラルネットワークに向けたデータ流再構成型演算器アレイアーキテクチャ
    Ando K.;Orimo K.;Ueyoshi K.;Asai T.;Motomura M., Japan
  • 27 Nov. 2015, STARC フォーラム2015 - 優秀ポスター賞               
    アンチエイリアジングを用いた4K/8K対応の低メモリ・高速単一画像超解像
    Kusano H.;Ikebe M.;Asai T.;Motomura M., Japan
  • 25 Mar. 2015, The Research Institute of Signal Processing Japan (Journal of Signal Processing), Best Paper Award               
    Impact of noise on spike transmission through serially-connected electrical FitzHugh-Nagumo circuits with subthreshold and suprathreshold interconductances
    Gonzalez-Carabarin L.;Asai T.;Motomura M., Japan
  • 28 Oct. 2014, Korea Joint Workshop on Complex Communication Sciences, Best Student Paper Award               
    Hardware architecture for accelerating key-value retrieval implemented on FPGA
    Kim D.;Fukuda E.S.;Sadahisa T.;Asai T.;Motomura M., Japan
  • 09 Jun. 2014, 2013年度電子情報通信学会コンピュータシステム研究会, 優秀若手講演賞               
    二重キャッシングによるMemcached高速化の提案
    Fukuda E.S.;Sadahisa T.;Inoue H.;Takenaka T.;Asai T.;Motomura M., Japan
  • 28 May 2014, LSIとシステムのワークショップ2014, ICDポスター賞(学生部門)優秀賞               
    統計的解析法に耐性のあるステガノグラフィアルゴリズムとそのFPGA実装
    Ishimura K.;Komuro K.;Schmid A.;Asai T.;Motomura M., Japan
  • 03 Mar. 2014, The Research Institute of Signal Processing, NSCP'14 Student Paper Award               
    FPGA-based design for motion-vector estimation exploiting high-speed imaging and its application to machine learning
    Mori M.;Itou T.;Ikebe M.;Asai T.;Kuroda T.;Motomura M., Japan
  • 23 Oct. 2013, 2013 International Symposium on Nonlinear Theory and its Applications, Best Student Paper Award               
    Asynchronous digital circuit design using noise-driven stochastic gates
    Gonzalez-Carabarin L.;Asai T.;Motomura M., Japan
  • 15 May 2013, LSIとシステムのワークショップ2013, ICD優秀ポスター賞               
    省メモリ指向一枚超解像アーキテクチャとそのFPGA実装
    Ohira T.;Sanada Y.;Chikuda S.;Igarashi M.;Ikebe M.;Asai T.;Motomura M., Japan
  • 07 Mar. 2013, The Research Institute of Signal Processing, NSCP'13 Student Paper Award               
    FPGA implementation of single-image super resolution based on frame-bufferless box filtering
    Sanada Y.;Ohira T.;Chikuda S.;Igarashi M.;Ikebe M.;Asai T.;Motomura M., Japan
  • 06 Mar. 2012, The Research Institute of Signal Processing, NSCP'12 Student Paper Award               
    Noise-induced phase synchronization in digital counters
    Matsuura M.;Asai T.;Motomura M., Japan
  • 06 Mar. 2012, The Research Institute of Signal Processing, NSCP'12 Student Paper Award               
    Excitable reaction-diffusion media with memristors
    Gong X.;Asai T.;Motomura M., Japan
  • Mar. 2011, IEEE CIS Japan, 2010年度Young Researcher Award(IEICE NC研究会)               
    バイポーラ型抵抗変化メモリ素子を用いたSTDPシナプスデバイス
    Akoh N.;Asai T.;Yanagida T.;Kawai T.;Amemiya Y., Japan
  • Sep. 2010, 電気学会, 優秀論文発表A賞(IEEJ Excellent Presentation Award)               
    極低消費電力LSIのためのCMOS参照電流源回路
    Ueno K.;Asai T.;Amemiya Y.;Hirose T., Japan
  • Mar. 2010, 電子情報通信学会集積回路研究会, 12月度学生・若手研究会 優秀若手研究ポスター賞               
    サブスレッショルドCMOS LSIのためのナノワットDA変換器
    Yamamoto K.;Ueno K.;Asai T.;Amemiya Y., Japan
  • Nov. 2009, 2009 IEEJ International Analog VLSI Workshop, Best Paper Award               
    A 0.02-to-2-MHz tunable clock reference circuit for intermittent pulse generators
    Ueno K.;Asai T.;Amemiya Y., Japan
  • Sep. 2009, 電子情報通信学会エレクトロニクスソサイエティ, 学生奨励賞               
    サブスレッショルドCMOS回路を用いたPTATクロックパルス発生器
    Ueno K.;Asai T.;Amemiya Y., Japan
  • Mar. 2009, The Research Institute of Signal Processing, NSCP'09 Student Paper Award               
    A CMOS frequency comparator based on jamming avoidance response of Eigenmannia
    Fujita D.;Asai T.;Amemiya Y., Japan
  • Mar. 2009, The Research Institute of Signal Processing, NSCP'09 Student Paper Award               
    Theoretical analysis of collective stochastic resonance with population heterogeneity
    Sahashi T.;Utagawa A.;Asai T.;Amemiya Y., Japan
  • Apr. 2008, 第10回LSI IPデザイン・アワード, 研究助成賞               
    CMOS アナログ集積回路のしきい値電圧バラツキ補正のための参照電圧源回路
    Ueno K.;Hirose T.;Asai T.;Amemiya Y., Japan
  • Mar. 2007, The Research Institute of Signal Processing, NSCP'07 Student Paper Award               
    A novel segmentation model for neuromorphic CMOS circuits
    Fukuda E.S.;Asai T.;Hirose T.;Amemiya Y., Japan
  • Mar. 2007, The Research Institute of Signal Processing, NSCP'07 Student Paper Award               
    Critical temperature sensor based on spiking neuron models: experimental results with discrete MOS circuits
    Tovar G.M.;Asai T.;Hirose T.;Amemiya Y., Japan
  • Mar. 2007, The Research Institute of Signal Processing, NSCP'07 Outstanding Student Paper Award               
    An inhibitory neural network circuit exhibiting noise shaping with subthreshold MOS neuron circuits
    Utagawa A.;Asai T.;Hirose T.;Amemiya Y., Japan
  • Sep. 2006, International Workshop From Utopian to Genuine Unconventional Computers, Best Paper Award               
    On digital VLSI circuits exploiting collision-based fusion gates
    Yamada K.;Asai T.;Motoike I.N.;Amemiya Y., Japan
  • May 2006, 第8回LSI IPデザイン・アワード, 研究助成賞               
    広範囲な活性化エネルギーに対応可能なCMOS品質劣化モニタセンサ
    Ueno K.;Hirose T.;Asai T.;Amemiya Y., Japan
  • Nov. 2005, State Circuits Society Japan Chapter, 奨励賞               
    広範囲な活性化エネルギーに対応したCMOS品質劣化モニタセンサ
    Ueno K.;Hirose T.;Asai T.;Amemiya Y., Japan
  • Sep. 2005, Workshop on Unconventional Computing, Best Paper Award               
    A single-electron reaction-diffusion device for computation of a Voronoi diagram
    Oya T.;Asai T.;Amemiya Y., Japan
  • May 2005, 第7回LSI IPデザイン・アワード, 次点(研究助成)               
    生物の形づくりの原理に基づく縞・斑点パターン修復LSI
    Suzuki Y.;Takayama T.;Motoike I.N.;Asai T., Japan
  • May 2005, 第7回LSI IPデザイン・アワード, 次点(研究助成)               
    負帰還を用いた雑音補正CMOSイメージセンサ
    Ikebe M.;Kagaya R.;Asai T.;Amemiya Y., Japan
  • Mar. 2005, The Research Institute of Signal Processing, NSCP'05 Student Paper Award               
    Depressing properties of a hardware synapse on a single-layer nanodot array
    Oya T.;Asai T.;Kagaya R.;Hirose T.;Amemiya Y., Japan
  • Dec. 2004, IEEE Sapporo Section, The 2004 Student Paper Contest Award               
    Reaction-diffusion systems consisting of single-electron oscillators
    Oya T.;Asai T.;Fukui T.;Amemiya Y., Japan
  • May 2004, 第6回LSI IPデザイン・アワード, 開発奨励賞               
    バラツキ補償リセット方式のCMOSイメージセンサ
    Kagaya R.;Kanazawa Y.;Asai T.;Amemiya Y.;Ikebe M.;Oosumi Y.;Kanetaka T., Japan
  • Oct. 1998, 日本神経回路学会, 平成10年度奨励賞               
    動き検出ハードウェア:生体の動き検出機構と速度場
    Asai T., Japan

Papers

Books and other publications

  • Alternative Computing               
    Akai-Kasaya M., Asai T., Evolving conductive polymer neural networks on wetware
    World Scientific, 01 Jan. 2021, English, Scholarly book, [Joint work]
  • Molecular Architectonics: The Third Stage of Single Molecule Electronics (in Advances in Atom and Single Molecule Machines)               
    Oya T., Asai T., Emerging computations on nano-electronic circuits and devices
    Springer, 2016, English, Scholarly book, [Joint work]
  • Emerging Nanoelectronic Devices               
    Asai T., Peper F., Explorations in morphic architectures
    Wiley, 27 Jan. 2015, 9781118447741, English, Scholarly book, [Joint work]
  • VLSI: Circuits for Emerging Applications               
    Asai T., Memristor-CMOS-hybrid synaptic devices exhibiting spike-timing-dependent plasticity
    CRC Press, 24 Oct. 2014, 9781466599093, English, Scholarly book, [Joint work]
  • Memristor Networks               
    Asai T., Reaction-diffusion media with excitable Oregonators coupled by memristors
    Springer, 19 Dec. 2013, 9783319026305, English, Scholarly book, [Joint work]
  • Encyclopedia of Complexity and System Science               
    Asai T., Novel hardware for unconventional computing
    Springer, 15 May 2009, 9780387304403, English, Scholarly book, [Joint work]
  • トポロジーデザイニング---新しい幾何学からはじめる物質・材料設計---               
    Motoike I.N., Asai T., 樹状構造の自己組織化と単電子回路への応用
    NTS出版, 01 Apr. 2009, 9784860431624, Japanese, Scholarly book, [Joint work]

Lectures, oral presentations, etc.

  • Sparsity-centric reservoir computing architecture               
    Abe Y., Nishida K., Ando K., Asai T.
    10th Anniversary Korea-Japan Joint Workshop on Complex Communication Sciences (KJCCS 2024)4, 29 Jan. 2024, English
    29 Jan. 2024 - 31 Jan. 2024, Kamenoi Hotel, Beppu, Japan, [International presentation]
  • Out-of-distribution data detection applying predictive coding networks and their variational free energy               
    Kunimi T., Hagiwara N., Ando K., Asai T.
    10th Anniversary Korea-Japan Joint Workshop on Complex Communication Sciences (KJCCS 2024)4, 29 Jan. 2024, English
    29 Jan. 2024 - 31 Jan. 2024, Kamenoi Hotel, Beppu, Japan, [International presentation]
  • An memory-efficient streaming architecture towards online learning for physical reservoir computing               
    Tamada K., Abe Y., Asai T.
    10th Anniversary Korea-Japan Joint Workshop on Complex Communication Sciences (KJCCS 2024)4, 29 Jan. 2024, English
    29 Jan. 2024 - 31 Jan. 2024, Kamenoi Hotel, Beppu, Japan, [International presentation]
  • Examination of Data Preprocessing for Detection of Out-of-distribution Image Data Using Bayesian Neural Network               
    Minagawa K., Saito T., Kojima S., Ando K., Asai T.
    10th Anniversary Korea-Japan Joint Workshop on Complex Communication Sciences (KJCCS 2024)4, 29 Jan. 2024, English
    29 Jan. 2024 - 31 Jan. 2024, Kamenoi Hotel, Beppu, Japan, [International presentation]
  • AI2oT (Artificial Intelligence and IoT) ECEプログラムの現状と未来               
    Akinaga H., Momose H., Asai T.
    2023年度第1回CPD協議会公開シンポジウム, 17 Nov. 2023, Japanese
    17 Nov. 2023 - 17 Nov. 2023, オンライン, [Invited], [Domestic Conference]
  • ベイジアンニューラルネットワークのベルヌーイ近似を適用したハードウェア軽量化手法               
    Saito T., Ando K., Asai T.
    電子情報通信学会リコンフィギャラブルシステム研究会, 15 Nov. 2023, Japanese
    15 Nov. 2023 - 17 Nov. 2023, くまもと市民会館シアーズホーム夢ホール, 熊本, [Domestic Conference]
  • 多重量子化オプティマイザを用いたエッジAIオンライン学習アーキテクチャの提案               
    Akeno I., Yamazaki H., Asai T., Ando K.
    電子情報通信学会集積回路研究会(デザインガイア2023), 15 Nov. 2023, Japanese
    15 Nov. 2023 - 17 Nov. 2023, くまもと市民会館, 熊本, [Domestic Conference]
  • Evaluation of a nonlinear small signal detection circuit for a neuromorphic membrane using alginate gel               
    Yamakawa S., Ando K., Asai T.
    In-material Computing Workshop for Young Researchers, 14 Nov. 2023, English
    14 Nov. 2023 - 14 Nov. 2023, Hokkaido Jichiro Kaikan, Sapporo, Japan, [International presentation]
  • アルギン酸ゲル膜内の疑似活動電位を検出する微小信号検出回路の評価               
    Yamakawa S., Ando K., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 11 Nov. 2023, Japanese
    11 Nov. 2023 - 12 Nov. 2023, 富山県立大学 , 富山, [Domestic Conference]
  • アンサンブルカルマンフィルタのストリーミングハードウェアアーキテクチャ               
    Tamada K., Abe Y., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 11 Nov. 2023, Japanese
    11 Nov. 2023 - 12 Nov. 2023, 富山県立大学 , 富山, [Domestic Conference]
  • Emotional Affective Models Based on Cellular Automata for Social Health Management               
    Ando K., Akeno I., Asai T.
    2023 International Symposium on Nonlinear Theory and Its Applications (NOLTA2023),, 26 Sep. 2023, English
    26 Sep. 2023 - 29 Sep. 2023, Cittadella Campus of the University, Catania, Italy, [International presentation]
  • Stochastic Memory Devices with Simple Bistable Analog Circuits               
    Muramatsu S., Nishida K., Ando K., Akai-Kasaya M., Asai T.
    2023 International Symposium on Nonlinear Theory and Its Applications (NOLTA2023),, 26 Sep. 2023, English
    26 Sep. 2023 - 29 Sep. 2023, Cittadella Campus of the University, Catania, Italy, [International presentation]
  • Reservoir Computing with High-Order Polynomial Activation Functions and Regenerative Internal Weights for Enhancing Nonlinear Capacity and Hardware Resource Efficiency               
    Abe Y., Nishida K., Akai-Kasaya M., Asai T.
    2023 International Symposium on Nonlinear Theory and Its Applications (NOLTA2023),, 26 Sep. 2023, English
    26 Sep. 2023 - 29 Sep. 2023, Cittadella Campus of the University, Catania, Italy, [International presentation]
  • A novel nonlinear small-signal detection circuit using divergence properties of second-order linear differential equations               
    Yamakawa S., Ando K., Akai-Kasaya M., Asai T.
    5th International Conference on Microelectronics Devices & Technology (MicDAT' 2023), 20 Sep. 2023, English
    20 Sep. 2023 - 22 Sep. 2023, Pestana Casino Park Hotel, Funchal, Portugal, [International presentation]
  • Growth of 3D Conductive Polymer Fiber Networks towards Neuromorphic Wetware               
    Hagiwara N., Asai T., Ando K., Akai-Kasaya M.
    Neuromorphic Organic Devices, 18 Sep. 2023, English
    18 Sep. 2023 - 20 Sep. 2023, Hotel Elbresidenz, Bad Schandau, Germany, [International presentation]
  • 自由エネルギー原理に基づく予測符号化ネットワークへの 拡張DFA法の適用               
    Kunimi T., Hagiwara N., Ando K., Akai-Kasaya M., Asai T.
    電子情報通信学会 ソサイエティ大会, 12 Sep. 2023, Japanese
    12 Sep. 2023 - 15 Sep. 2023, 名古屋大学 東山キャンパス, 名古屋市, [Domestic Conference]
  • ベイジアンニューラルネットワークによる分布外画像データ検出のための前処理検討               
    Minagawa K., Saito T., Kojima S., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会(CCS), 03 Aug. 2023, Japanese
    03 Aug. 2023 - 04 Aug. 2023, 番屋の湯, 石狩, [Domestic Conference]
  • リザーバコンピューティングのハードウェア実装にむけたメモリ削減手法の検討               
    Kojima S., Minagawa K., Saito T., Ando K., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会(CCS), 03 Aug. 2023, Japanese
    03 Aug. 2023 - 04 Aug. 2023, 番屋の湯, 石狩, [Domestic Conference]
  • アルギン酸カルシウムを用いた疑似神経膜に対する非線形微小信号検出回路の評価               
    Yamakawa S., Ando K., Akai-Kasaya M., Asai T.
    2023年電子情報通信学会NOLTAソサイエティ大会, 10 Jun. 2023, Japanese
    10 Jun. 2023 - 10 Jun. 2023, 東京都市大学, 東京, [Domestic Conference]
  • リザーバコンピューティングを用いたFORCE学習による機械の力学系の獲得               
    Kojima S., Minagawa K., Saito T., Asai T.
    2023年電子情報通信学会NOLTAソサイエティ大会, 10 Jun. 2023, Japanese
    10 Jun. 2023 - 10 Jun. 2023, 東京都市大学, 東京, [Domestic Conference]
  • レザバーコンピューティングにおけるメモリ削減手法の提案とハードウェア志向な多項式による高次記憶の拡張               
    Abe Y., Nishida K., Akai-Kasaya M., Asai T.
    2023年電子情報通信学会NOLTAソサイエティ大会, 10 Jun. 2023, Japanese
    10 Jun. 2023 - 10 Jun. 2023, 東京都市大学, 東京, [Domestic Conference]
  • Make AI: Towards hardware-driven open innovation for edge AI               
    Asai T.
    Bilateral Seminar Italy-Japan on Quantum Neuromorphics: Quantum Computing, Artificial Intelligence, Brain Computing, 23 May 2023, English
    23 May 2023 - 23 May 2023, Online, Italy, [Invited], [International presentation]
  • リザバーコンピューティングにおける高速・省メモリオンライン学習に向けたアンサンブルカルマンフィルタのハードウェアアーキテクチャ               
    Tamada K., Abe Y., Yoshida K., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • 自由エネルギー原理に基づく予測符号化ネットワークのハードウェア実装               
    Hagiwara N., Kunimi T., Ando K., Akai-Kasaya M., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • 極低電力IoT機器に向けた確率的メモリとそのサブスレッショルドCMOS回路実装               
    Muramatsu S., Nishida K., Ando K., Akai-Kasaya M., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • リザーバコンピューティングによる機械の力学系の獲得               
    Kojima S., Minagawa K., Saito T., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • ベイジアンニューラルネットワークとCNNアンサンブルにおける未学習データと学習済みデータの分類性能評価               
    Minagawa K., Saito T., Kojima S., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • エッジAIのオンライン学習に向けた多重量子化オプティマイザのアーキテクチャ               
    Akeno I., Asai T., Ando K.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 26 Mar. 2023, Japanese
    26 Mar. 2023 - 27 Mar. 2023, 北海道ルスツリゾートホテル&コンベンション, 北海道, [Domestic Conference]
  • 脳型ウェットウェア創製に向けた3次元導電性ポリマーネットワークの構築及び学習               
    Hagiwara N., Ando K., Asai T., Akai-Kasaya M.
    第70回応用物理学会春季学術講演会, 15 Mar. 2023, Japanese
    15 Mar. 2023 - 18 Mar. 2023, 上智大学, 東京, [Domestic Conference]
  • 自由エネルギー原理に基づく予測符号化ネットワーク回路の提案               
    Hagiwara N., Kunimi T., Akai-Kasaya M., Asai T.
    JSPS研究拠点形成事業「マテリアル知能による革新的知覚演算システム」国内全体会議, 28 Jan. 2023, Japanese
    28 Jan. 2023 - 29 Jan. 2023, 京都烏丸コンベンションホール, 京都, [Domestic Conference]
  • ベルヌーイ分布近似によるベイズ深層学習の軽量化〜マテリアル知能への応用に向けて〜               
    Saito T., Ando K., Akai-Kasaya M., Asai T.
    JSPS研究拠点形成事業「マテリアル知能による革新的知覚演算システム」国内全体会議, 28 Jan. 2023, Japanese
    28 Jan. 2023 - 29 Jan. 2023, 京都烏丸コンベンションホール, 京都, [Domestic Conference]
  • CMOS能動的チャージバランス回路によるウエットメディアの刺激評価               
    Wen Q., Asai T.
    JSPS研究拠点形成事業「マテリアル知能による革新的知覚演算システム」国内全体会議, 28 Jan. 2023, Japanese
    28 Jan. 2023 - 29 Jan. 2023, 京都烏丸コンベンションホール, 京都, [Domestic Conference]
  • A study on Bernoulli approximation for compression of Bayesian neural networks               
    Saito T., Ando K., Akai-Kasaya M., Asai T.
    The 9th Japan-Korea Joint Workshop on Complex Communication Sciences, 04 Jan. 2023, English
    04 Jan. 2023 - 06 Jan. 2023, Lahan Select, Gyeong Ju, Korea, [International presentation]
  • Design and evaluation of brain-computer communication devices using divergence properties of non-linear dynamical systems               
    Yamakawa S., Ando K., Akai-Kasaya M., Asai T.
    The 9th Japan-Korea Joint Workshop on Complex Communication Sciences, 04 Jan. 2023, English
    04 Jan. 2023 - 06 Jan. 2023, Lahan Select, Gyeong Ju, Korea, [International presentation]
  • AIと環境のインタラクティブデザイン               
    Asai T.
    応用物理学会トータルバイオミメティクス研究グループワークショップ, 19 Dec. 2022, Japanese
    19 Dec. 2022 - 19 Dec. 2022, Online, Japan, [Invited], [Domestic Conference]
  • A memory-efficient FORCE learning based on ensemble Kalman filter               
    Nakada K., Suzuki E., Suda K., Terasaki Y., Asai T., Sasaki T.
    2022 International Symposium on Nonlinear Theory and Its Applications, 12 Dec. 2022, English
    12 Dec. 2022 - 15 Dec. 2022, Online, Croatia, [International presentation]
  • An active charge balancer towards CMOS Integration of an array of neural stimulators               
    Wen Q., Ando K., Akai-Kasaya M., Asai T.
    2022 International Symposium on Nonlinear Theory and Its Applications, 12 Dec. 2022, English
    12 Dec. 2022 - 15 Dec. 2022, Online, Croatia, [International presentation]
  • A subthreshold CMOS bistable circuit for stochastic memory devices               
    Muramatsu S., Nishida K., Ando K., Akai-Kasaya M., Asai T.
    2022 International Symposium on Nonlinear Theory and Its Applications, 12 Dec. 2022, English
    12 Dec. 2022 - 15 Dec. 2022, Online, Croatia, [International presentation]
  • 3D Conductive Polymer Wiring Synapses for Neuromorphic Wetware               
    Hagiwara N., Asai T., Ando K., Akai-Kasaya M.
    The 4th International Symposium on Neuromorphic AI Hardware, 13 Dec. 2022, English
    13 Dec. 2022 - 14 Dec. 2022, ART HOTEL Kokura New Tagawa, Kitakyushu, Japan, [International presentation]
  • On-Device Training Architecture for Analog ReRAM Neural Networks with Digital BP               
    Kaneko T., Momose H., Asai T.
    MEMRISYS 2022, 30 Nov. 2022, English
    30 Nov. 2022 - 02 Dec. 2022, Boston Marriott Cambridge Cambridge, Cambridge, USA, [International presentation]
  • CNT/分子ネットワークによる物理リザーバの構築とその評価               
    Igarashi K., Asai T., Akai-Kasaya M.
    第83回応用物理学会秋季学術講演会, 20 Sep. 2022, Japanese
    20 Sep. 2022 - 23 Sep. 2022, 東北大学, ハイブリッド開催, [Domestic Conference]
  • 立体配線型メモリ素子を用いた高実装効率なエッジ向け深層学習アクセラレータの検討               
    Hagiwara N., Asai T., Akai-Kasaya M.
    第35回 回路とシステムワークショップ, 19 Aug. 2022, Japanese
    19 Aug. 2022 - 20 Aug. 2022, 北九州国際会議場, ハイブリッド開催, [Domestic Conference]
  • 非線形動的システムの発散特性を利用した微小信号検出回路の設計と評価               
    Yamakawa S., Ando K., Akai-Kasaya M., Asai T.
    第35回 回路とシステムワークショップ, 19 Aug. 2022, Japanese
    19 Aug. 2022 - 20 Aug. 2022, 北九州国際会議場, ハイブリッド開催, [Domestic Conference]
  • 確率的メモリの実現に向けたサブスレッショルドCMOS双安定回路の提案               
    Muramatsu S., Nishida K., Ando K., Akai-Kasaya M., Asai T.
    第35回 回路とシステムワークショップ, 19 Aug. 2022, Japanese
    19 Aug. 2022 - 20 Aug. 2022, 北九州国際会議場, ハイブリッド開催, [Domestic Conference]
  • A physical system that enables reservoir computing through electrochemical reactions               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    In-Materio Neuromorphic Computing, 27 Jul. 2022, Japanese
    27 Jul. 2022 - 27 Jul. 2022, Nambu Yoichiro Hall, Osaka University, On line, [Domestic Conference]
  • Construction of a neural network using organic materials and ions               
    Hagiwara N., Kan S., Asai T., Akai-Kasaya M.
    Proceeding:The 29th International Workshop on Active-Matrix Flatpanel Displays and Devices (AM-FPD), 05 Jul. 2022, English
    05 Jul. 2022 - 08 Jul. 2022, Ryukoku University Avanti Kyoto Hall, (On line), Japan, [Invited], [International presentation]
  • Construction of a neural network using organic materials and ions               
    Hagiwara N., Kan S., Asai T., Akai-Kasaya M.
    The 29th International Workshop on Active-Matrix Flatpanel Displays and Devices (AM-FPD), 05 Jul. 2022, English
    05 Jul. 2022 - 08 Jul. 2022, Ryukoku University Avanti Kyoto Hall, (On line), Japan, [Invited], [International presentation]
  • Multi-synaptic conductance control using conductive polymer wiring               
    Hagiwara N., Asai T., Akai-Kasaya M.
    2022 IEEE Silicon Nanoelectronics Workshop, 11 Jun. 2022, English
    11 Jun. 2022 - 12 Jun. 2022, Hilton Hawaiian Village, Honolulu, USA, [International presentation]
  • 非線形動的システムの発散特性を利用した微小信号検出手法の提案               
    Yamakawa S., Ando K., Akai-Kasaya M., Asai T.
    2022年電子情報通信学会NOLTAソサイエティ大会, 11 Jun. 2022, Japanese
    11 Jun. 2022 - 11 Jun. 2022, 大阪大学豊中キャンパス, 豊中, [Domestic Conference]
  • CNT/分子ネットワークによる物理リザーバの構築とその評価               
    Igarashi K., Asai T., Akai-Kasaya M.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 27 Mar. 2022, Japanese
    27 Mar. 2022 - 27 Mar. 2022, 北海道 ルスツリゾートホテル&コンベンション, ハイブリッド開催, [Domestic Conference]
  • エッジAIのオンライン学習に向けたハードウェア指向対数量子化オプティマイザの提案               
    Kaneko T., Yamagishi Y., Momose H., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 27 Mar. 2022, Japanese
    27 Mar. 2022 - 27 Mar. 2022, 北海道 ルスツリゾートホテル&コンベンション, ハイブリッド開催, [Domestic Conference]
  • 敵対的生成ネットワークを用いた隠消現実感における隠背景生成手法               
    Saito T., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 27 Mar. 2022, Japanese
    27 Mar. 2022 - 27 Mar. 2022, 北海道 ルスツリゾートホテル&コンベンション, ハイブリッド開催, [Domestic Conference]
  • 立体配線型メモリ素子で構成される新規脳型回路アーキテクチャの検討               
    Hagiwara N., Amemiya Y., Ali E.J., Asai T., Akai-Kasaya M.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 27 Mar. 2022, Japanese
    27 Mar. 2022 - 27 Mar. 2022, 北海道 ルスツリゾートホテル&コンベンション, ハイブリッド開催, [Domestic Conference]
  • Re-pioneering stochastic computing towards edge-AI devices with inference and learning abilities               
    Asai T.
    The 3rd International Symposium on Neuromorphic AI Hardware, 18 Mar. 2022, English
    18 Mar. 2022 - 19 Mar. 2022, Premier Hotel Mojiko, Kitakyushu, Japan, [Invited], [International presentation]
  • AIチップ:研究開発の動向とエッジAIアプリ創出の展望               
    Asai T.
    三菱電機環境・電子デバイス技術部会セミナー, 09 Mar. 2022, Japanese
    09 Mar. 2022 - 09 Mar. 2022, オンライン, Tokyo, Japan, [Invited], [Domestic Conference]
  • Physical reservoir computing on analog-digital hybrid circuit systems comprising discrete semiconductor devices               
    Abe Y., Yoshida K., Akai-Kasaya M., Asai T.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2022, 28 Feb. 2022, English
    28 Feb. 2022 - 01 Mar. 2022, Online, [International presentation]
  • A 1-Msps 500-nodes FORCE learning accelerator for reservoir computing               
    Yoshida K., Akai-Kasaya M., Asai T.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2022, 28 Feb. 2022, English
    28 Feb. 2022 - 01 Mar. 2022, Online, [International presentation]
  • Feasibility of neuromorphic wetware using configurable polymer networks               
    Hagiwara N., Amemiya Y., Ali E.J., Asai T., Akai-Kasaya M.
    The 10th RIEC International Symposium on Brain Functions and Brain Computer, 18 Feb. 2022, English
    18 Feb. 2022 - 19 Feb. 2022, Online, [International presentation]
  • ニューロモルフィック工学と集積システム               
    Asai T.
    バイオ・マイクロ・ナノテク研究会, 21 Dec. 2021, Japanese
    21 Dec. 2021 - 21 Dec. 2021, オンライン, Tokyo, Japan, [Invited], [Domestic Conference]
  • On the noise sensitivity of physical reservoir computing in a ring array of atomic switches               
    Kubota H., Hasegawa T., Akai-Kasaya M., Asai T.
    The 2021 Nonlinear Science Workshop, 06 Dec. 2021, English
    06 Dec. 2021 - 08 Dec. 2021, Online, [International presentation]
  • Smart hardware architecture with random weight elimination and weight balancing algorithms               
    Ali E.J., Amemiya Y., Akai-Kasaya M., Asai T.
    The 2021 Nonlinear Science Workshop, 06 Dec. 2021, English
    06 Dec. 2021 - 08 Dec. 2021, Online, [International presentation]
  • A heuristic model for configurable polymer-wire synaptic devices               
    Amemiya Y., Ali E.J., Hagiwara N., Akai-Kasaya M., Asai T.
    The 2021 Nonlinear Science Workshop, 06 Dec. 2021, English
    06 Dec. 2021 - 08 Dec. 2021, Online, [International presentation]
  • Digital implementation of a multilayer perceptron based on stochastic computing with online learning function               
    Sasaki Y., Muramatsu S., Nishida K., Akai-Kasaya M., Asai T.
    The 2021 Nonlinear Science Workshop, 06 Dec. 2021, English
    06 Dec. 2021 - 08 Dec. 2021, Online, [International presentation]
  • An information theoretic design for MEMS-based reservoir computing               
    Nakada K., Suzuki S., Suzuki E., Terasaki Y., Sasaki T., Asai T.
    The 2021 Nonlinear Science Workshop, 06 Dec. 2021, English
    06 Dec. 2021 - 08 Dec. 2021, Online, [International presentation]
  • 時分割入力とオンライン学習が可能なFPGAレザバーコンピュータの構築とその評価               
    Yoshida K., Abe Y., Akai-Kasaya M., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 18 Nov. 2021, Japanese
    18 Nov. 2021 - 19 Nov. 2021, オンライン開催, [Domestic Conference]
  • ディスクリート半導体素子で構成可能なアナデジ混在物理レザバーの試作と評価               
    Abe Y., Yoshida K., Akai-Kasaya M., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 18 Nov. 2021, Japanese
    18 Nov. 2021 - 19 Nov. 2021, オンライン開催, [Domestic Conference]
  • Conductance control of free-wiring conductive polymer synapses               
    Hagiwara N., Asai T., Akai-Kasaya M.
    The 4th International Conference on Memristive Materials, Devices & Systems (MEMRISYS 2021), 01 Nov. 2021, English
    01 Nov. 2021 - 04 Nov. 2021, Online, Japan, [International presentation]
  • A novel reservoir computing model for memristive device arrays               
    Asai T.
    International Conference on Memristive Materials, Device & Systems (MEMRISYS 2021), 01 Nov. 2021, English
    01 Nov. 2021 - 04 Nov. 2021, Epochal Tsukuba, Tsukuba, Japan, [Invited], [International presentation]
  • 神経刺激電極アレイのCMOS集積化に向けた能動的チャージバランス回路               
    Wen Q., Akai-Kasaya M., Asai T.
    第31回日本神経回路学会全国大会, 21 Sep. 2021, Japanese
    21 Sep. 2021 - 23 Sep. 2021, オンライン, [Domestic Conference]
  • エッジ学習に向けたモーメンタム最適化法のハードウェア設計               
    Yamagishi Y., Kaneko T., Akai-Kasaya M., Asai T.
    2021年電子情報通信学会ソサイエティ大会, 14 Sep. 2021, Japanese
    14 Sep. 2021 - 17 Sep. 2021, オンライン開催, [Domestic Conference]
  • 導電性ポリマーワイヤーシナプスの抵抗変化特性評価               
    Hagiwara N., Asai T., Akai-Kasaya M.
    第82回応用物理学会秋季学術講演会, 10 Sep. 2021, Japanese
    10 Sep. 2021 - 13 Sep. 2021, 名城大学&オンライン, ハイブリッド開催, [Domestic Conference]
  • 原子スイッチを用いたリザバーコンピューティングのノイズ評価               
    Kubota H., Hasegawa T., Akai-Kasaya M., Asai T.
    第82回応用物理学会秋季学術講演会, 10 Sep. 2021, Japanese
    10 Sep. 2021 - 13 Sep. 2021, 名城大学&オンライン, ハイブリッド開催, [Domestic Conference]
  • ニューロモルフィック情報処理とその集積システム               
    Asai T.
    2021年応用物理学会秋季学術講演会シンポジウム「バイオミメティクスが生み出す超高機能フロンティア〜知覚−情報処理−行動から発電まで〜」, 10 Sep. 2021, Japanese
    10 Sep. 2021 - 13 Sep. 2021, Online, Japan, [Invited], [Domestic Conference]
  • 学習と推論が可能な確率的演算に基づくエッジ向けAIチップアーキテクチャ               
    Asai T.
    JST新技術説明会, 02 Sep. 2021, Japanese
    02 Sep. 2021 - 02 Sep. 2021, オンライン, Japan, [Invited], [Domestic Conference]
  • アナログAIデバイスのオンライン学習に向けた学習アルゴリズムとそのFPGAアーキテクチャ               
    Kaneko T., Yamagishi Y., Momose H., Asai T.
    第34回 回路とシステムワークショップ, 26 Aug. 2021, Japanese
    26 Aug. 2021 - 27 Aug. 2021, 北九州国際会議場, 小倉, [Domestic Conference]
  • 再構成可能な分子シナプス素子の簡易モデル               
    Amemiya Y., Ali E.J., Akai-Kasaya M., Asai T.
    第34回 回路とシステムワークショップ, 26 Aug. 2021, Japanese
    26 Aug. 2021 - 27 Aug. 2021, 北九州国際会議場, 小倉, [Domestic Conference]
  • 確率的コンピューティングを導入した多層パーセプトロンのディジタル実装               
    Sasaki Y., Muramatsu S., Nishida K., Akai-Kasaya M., Asai T.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 05 Aug. 2021, Japanese
    05 Aug. 2021 - 05 Aug. 2021, オンライン開催, [Domestic Conference]
  • AIチップ:研究開発の動向とエッジAIアプリ創出の展望               
    Asai T.
    電子情報通信学会Webinarテクノロジートレンドシリーズ, 08 Jul. 2021, Japanese
    08 Jul. 2021 - 08 Jul. 2021, オンライン, Japan, [Invited], [Domestic Conference]
  • 相互情報量基準による非線形MEMS共振器レザバーの制御性の向上               
    Nakada K., Suzuki S., Suzuki E., Terasaki Y., Sasaki T., Asai T.
    電子情報通信学会非線形問題研究会, 11 Jun. 2021, Japanese
    11 Jun. 2021 - 13 Jun. 2021, オンライン開催, [Domestic Conference]
  • 神経刺激電極アレイのCMOS 集積化に向けた能動的チャージバランス回路の設計と評価               
    Wen Q., Akai-Kasaya M., Asai T.
    2021年 電子情報通信学会 NOLTAソサイエティ大会, 12 Jun. 2021, Japanese
    12 Jun. 2021 - 12 Jun. 2021, オンライン開催, [Domestic Conference]
  • 時分割入出力が可能なリング型リザーバのFPGAアーキテクチャの構築とその評価               
    Yoshida K., Akai-Kasaya M., Asai T.
    2021年 電子情報通信学会 NOLTAソサイエティ大会, 12 Jun. 2021, Japanese
    12 Jun. 2021 - 12 Jun. 2021, オンライン開催, [Domestic Conference]
  • 不揮発アナログAIデバイス(RAND)のオンライン学習制御システム実装とその評価               
    Kaneko T., Momose H., Asai T.
    LSIとシステムのワークショップ2021, 10 May 2021, Japanese
    10 May 2021 - 11 May 2021, オンライン, [Domestic Conference]
  • リザーバ機能発現を目指した大規模非線形ネットワークシミュレーターの構築               
    Igarashi K., Asai T., Akai-Kasaya M.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 29 Mar. 2021, Japanese
    29 Mar. 2021 - 29 Mar. 2021, オンライン開催, [Domestic Conference]
  • Neuromorphic Devices using Spatial Free Wiring of Conductive Polymer for Hardware Artificial Neural Networks               
    Ali E.J., Amemiya Y., Asai T., Akai-Kasaya M.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 29 Mar. 2021, Japanese
    29 Mar. 2021 - 29 Mar. 2021, オンライン開催, [Domestic Conference]
  • An Electrochemical Reaction Reservoir Computing realized by Multiple Data Acquisition System               
    Kan S., Takeshima Y., Nakajima K., Asai T., Akai-Kasaya M.
    第68回応用物理学会春季学術講演会, 16 Mar. 2021, Japanese
    16 Mar. 2021 - 19 Mar. 2021, オンライン開催, [Domestic Conference]
  • 長期・短期記憶を形成可能なポリマーワイヤーシナプスの創成               
    Hagiwara N., Sekizaki S., Kuwahara Y., Asai T., Akai-Kasaya M.
    第68回応用物理学会春季学術講演会, 16 Mar. 2021, Japanese
    16 Mar. 2021 - 19 Mar. 2021, オンライン開催, [Domestic Conference]
  • 原子スイッチアレイを用いた物理リザバーコンピューティング               
    Kubota H., Hasegawa T., Akai-Kasaya M., Asai T.
    第68回応用物理学会春季学術講演会, 16 Mar. 2021, Japanese
    16 Mar. 2021 - 19 Mar. 2021, オンライン開催, [Domestic Conference]
  • 超スマート社会に向けたニューロモルフィック材料・デバイス・システムの展望               
    Asai T.
    日本金属学会 2021年春期大会, 16 Mar. 2021, Japanese
    16 Mar. 2021 - 19 Mar. 2021, オンライン開催, Japan, [Invited], [Domestic Conference]
  • 強化学習を用いたマイコン制御ロボットアーム間の物体移動評価               
    Yamagishi Y., Kaneko T., Momose H., Akai-Kasaya M., Asai T.
    2021年電子情報通信学会総合大会, 09 Mar. 2021, Japanese
    09 Mar. 2021 - 12 Mar. 2021, オンライン開催, [Domestic Conference]
  • Hardware design of the target Q-network for edge-oriented deep reinforcement learning               
    Yamagishi Y., Kaneko T., Akai-Kasaya M., Asai T.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2021, 01 Mar. 2021, English
    01 Mar. 2021 - 03 Mar. 2021, Online, [International presentation]
  • Applying a molecular device to stochastic computing operation for a hardware AI system design               
    Kan S., Sasaki Y., Asai T., Akai-Kasaya M.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2021, 01 Mar. 2021, English
    01 Mar. 2021 - 03 Mar. 2021, Online, [International presentation]
  • Trainer system for the study of hardware artificial neural networks               
    Ali E.J., Asai T., Akai-Kasaya M.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2021, 01 Mar. 2021, English
    01 Mar. 2021 - 03 Mar. 2021, Online, [International presentation]
  • Reservoir computing on atomic switch arrays with high precision and excellent memory characteristics               
    Kubota H., Hasegawa T., Akai-Kasaya M., Asai T.
    RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing 2021, 01 Mar. 2021, English
    01 Mar. 2021 - 03 Mar. 2021, Online, [International presentation]
  • Long- and Short-term Conductance Control of Conductive Polymer Wire Synapses               
    Hagiwara N., Sekizaki S., Asai T., Akai-Kasaya M.
    Joint Symposium of JSPS-DST Bilateral Research on Charge- and Spin-Blockade in Ultrathin-Layers of Single Molecule Magnets, 24 Feb. 2021, English
    24 Feb. 2021 - 24 Feb. 2021, Online, Japan, [Invited], [International presentation]
  • Simple reservoir computing capitalizing on the nonlinear response of materials: theory and physical implementations               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    Joint Symposium of JSPS-DST Bilateral Research on Charge- and Spin-Blockade in Ultrathin-Layers of Single Molecule Magnets, 24 Feb. 2021, English
    24 Feb. 2021 - 24 Feb. 2021, online, Japan, [Invited], [International presentation]
  • A comparison between simulations and experiments of neuromorphic devices using electropolymerization of conductive polymer nanowires               
    Ali E.J., Amemiya Y., Hagiwara N., Akai-Kasaya M., Asai T.
    Joint Symposium of JSPS-DST Bilateral Research on Charge- and Spin-Blockade in Ultrathin-Layers of Single Molecule Magnets, 24 Feb. 2021, English
    24 Feb. 2021 - 24 Feb. 2021, online, Japan, [Invited], [International presentation]
  • Reservoir computing properties in spiking neural network models with modular topology               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    The 9th RIEC International Symposium on Brain Functions and Brain Computer, 05 Dec. 2020, English
    05 Dec. 2020 - 05 Dec. 2020, Online, Japan, [International presentation]
  • Digital implement of 3-layered neural networks with stochastic activation, shunting inhibition, and a dual-rail backpropagation               
    Sasaki Y., Nishida K., Akai-Kasaya M., Asai T.
    The 9th RIEC International Symposium on Brain Functions and Brain Computer, 05 Dec. 2020, English
    05 Dec. 2020 - 05 Dec. 2020, Online, Japan, [International presentation]
  • アナログAIチップのオンライン学習に向けた改良型デジタルバックプロパゲーション法の提案               
    Kaneko T., Yamagishi Y., Momose H., Asai T.
    第30回日本神経回路学会全国大会, 02 Dec. 2020, Japanese
    02 Dec. 2020 - 05 Dec. 2020, オンライン開催, [Domestic Conference]
  • ナノ材料を用いた生体及び神経細胞機能模倣素子               
    Akai-Kasaya M., Asai T.
    第30回日本神経回路学会 全国大会 (JNNS2020), 02 Dec. 2020, Japanese
    02 Dec. 2020 - 05 Dec. 2020, オンライン開催, Japan, [Invited], [Domestic Conference]
  • A cellular automata model for unstructured, flexible, and configurable molecular synapses toward edge-AI computing               
    Amemiya Y., Ali E.J., Akai-Kasaya M., Asai T.
    2020 International Symposium on Nonlinear Theory and Its Applications, 16 Nov. 2020, English
    16 Nov. 2020 - 19 Nov. 2020, Online, Japan, [International presentation]
  • Availability of nonlinear response of materials using in the construction of simple reservoir computing               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    2020 International Symposium on Nonlinear Theory and Its Applications, 16 Nov. 2020, English
    16 Nov. 2020 - 19 Nov. 2020, Online, Japan, [International presentation]
  • Programming artificial intelligence: A reconfigurable AI shield for embedded microcontrollers               
    Asai T., Momose H.
    International Conference on Solid State Devices and Materials, 27 Sep. 2020, English
    27 Sep. 2020 - 30 Sep. 2020, Online, Japan, [Invited], [International presentation]
  • Availability of nonlinear response of materials using in the construction of simple reservoir computing               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    第81回応用物理学会秋季学術講演会, 08 Sep. 2020, Japanese
    08 Sep. 2020 - 11 Sep. 2020, オンライン開催, [Domestic Conference]
  • リンモリブデン酸分子結晶から発生するスパイキング電流応答の観測とその機構解析               
    Nitta J., Goh L.K., Takeshima Y., Kuwahara Y., Asai T., Schmid A., Shingaya Y., Nakayama T., Akai-Kasaya M.
    第81回応用物理学会秋季学術講演会, 08 Sep. 2020, Japanese
    08 Sep. 2020 - 11 Sep. 2020, オンライン開催, [Domestic Conference]
  • ウェットウェア創生に向けたポリマーシナプス素子の開発               
    Hagiwara N., Asai T., Kuwahara Y., Akai-Kasaya M.
    第81回応用物理学会秋季学術講演会, 08 Sep. 2020, Japanese
    08 Sep. 2020 - 11 Sep. 2020, オンライン開催, [Domestic Conference]
  • Availability of nonlinear response of materials using in the construction of simple reservoir computing               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    電子情報通信学会複雑コミュニケーションサイエンス研究会, 03 Aug. 2020, Japanese
    03 Aug. 2020 - 04 Aug. 2020, オンライン開催, [Domestic Conference]
  • リンモリブデン酸微結晶スパイキング電流発生の観測とその機構解析               
    Nitta J., Goh L.K., Takeshima Y., Kuwahara Y., Asai T., Schmid A., Shingaya Y., Nakayama T., Akai-Kasaya M.
    第11回分子アーキテクトニクス研究会, 23 Jul. 2020, Japanese
    23 Jul. 2020 - 24 Jul. 2020, オンライン開催, [Domestic Conference]
  • 導電性ポリマーシナプス素子の開発               
    Hagiwara N., Asai T., Kuwahara Y., Akai-Kasaya M.
    第11回分子アーキテクトニクス研究会, 23 Jul. 2020, Japanese
    23 Jul. 2020 - 24 Jul. 2020, オンライン開催, [Domestic Conference]
  • エマージングデバイス・材料によるニューロモルフィック計算               
    Asai T.
    日本金属学会春季大会, 17 Mar. 2020, Japanese
    17 Mar. 2020 - 19 Mar. 2020, Tokyo Institute of Technology, Tokyo, Japan, [Invited], [Domestic Conference]
  • ポリ酸溶液を用いたリザーバコンピューティング               
    Takeshima Y., Kan S., Kuwahara Y., Nakajima K., Asai T., Akai-Kasaya M.
    第67回応用物理学会春季学術講演会, 12 Mar. 2020, Japanese
    12 Mar. 2020 - 15 Mar. 2020, 上智大学四谷キャンパス, 東京, [Domestic Conference]
  • 分子膜ギャップ型原子スイッチのSPICEモデル               
    Kubota H., Hasegawa T., Akai-Kasaya M., Asai T.
    第67回応用物理学会春季学術講演会, 12 Mar. 2020, Japanese
    12 Mar. 2020 - 15 Mar. 2020, 上智大学四谷キャンパス, 東京, [Domestic Conference]
  • エッジAIの新価値創出に向けたハードウェア指向オープンイノベーションプラットフォーム               
    Asai T.
    エレクトロニクス実装学会春季講演大会, 03 Mar. 2020, Japanese
    03 Mar. 2020 - 05 Mar. 2020, Yokohama National University, Yokohama, Japan, [Invited], [Domestic Conference]
  • 26-bits 400-neurons 0.3-ksps FORCE learning FPGA core for reservoir computing               
    Minamikawa K., Suzuki S., Akai-Kasaya M., Asai T.
    The 2020 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 28 Feb. 2020, English
    28 Feb. 2020 - 02 Mar. 2020, Hilton Waikiki Beach Hotel, Honolulu, USA, [International presentation]
  • Electronic implementation of a physical reservoir composed of discrete semiconductor devices               
    Suzuki S., Minamikawa K., Akai-Kasaya M., Asai T.
    The 2020 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 28 Feb. 2020, English
    28 Feb. 2020 - 02 Mar. 2020, Hilton Waikiki Beach Hotel, Honolulu, USA, [International presentation]
  • エッジAIコンピューティングに向けた低電力・低リソース化学習アルゴリズムとそのFPGA実装               
    Kaneko T., Asai T.
    東北大学電気通信研究所共同プロジェクト研究会, 05 Feb. 2020, Japanese
    05 Feb. 2020 - 05 Feb. 2020, 東北大学電気通信研究所, 仙台, [Domestic Conference]
  • 決定論的変分推論に基づくベイジアンCNNの検討               
    Hirayama Y., Asai T., Motomura M., Takamaeda-Yamazaki S.
    人工知能学会人工知能基本問題研究会 (SIG-FPAI), 29 Jan. 2020, Japanese
    29 Jan. 2020 - 30 Jan. 2020, 下呂市民会館, 下呂, [Domestic Conference]
  • エッジAIに向けた三値バックプロパゲーション法とそのFPGA実装               
    Kaneko T., Yamagishi Y., Momose H., Asai T.
    電子情報通信学会 非線形問題研究会, 23 Jan. 2020, Japanese
    23 Jan. 2020 - 25 Jan. 2020, 宮古島マリンターミナル, 沖縄, [Domestic Conference]
  • 26-bit 400-neuron 0.3-ksps レザバーコンピューティング向けFORCE学習FPGAコア               
    Minamikawa K., Suzuki S., Akai-Kasaya M., Asai T.
    電子情報通信学会 非線形問題研究会, 23 Jan. 2020, Japanese
    23 Jan. 2020 - 25 Jan. 2020, 宮古島マリンターミナル, 沖縄, [Domestic Conference]
  • ディスクリート半導体素子による物理レザバーの実装               
    Suzuki S., Minamikawa K., Akai-Kasaya M., Asai T.
    電子情報通信学会 非線形問題研究会, 23 Jan. 2020, Japanese
    23 Jan. 2020 - 25 Jan. 2020, 宮古島マリンターミナル, 沖縄, [Domestic Conference]
  • Examination of machine learning using conductive polymer wires as nonvolatile resistance change elements               
    Hagiwara N., Okada M., Sugito Y., Asai T., Kuwahara Y., Akai-Kasaya M.
    Dynamics Days 2020, 03 Jan. 2020, English
    03 Jan. 2020 - 05 Jan. 2020, Hilton Hartford, Hartford, USA, [International presentation]
  • An FPGA accelerator for embedded microcontrollers implementing a ternarized backpropagation algorithm               
    Kaneko T., Momose H., Asai T.
    2019 International Conference on Reconfigurable Computing and FPGAs (ReConFig 2019), 09 Dec. 2019, English
    09 Dec. 2019 - 11 Dec. 2019, Grand Park Royal Cancun Caribe, Cancun, Mexico, [International presentation]
  • An FPGA accelerator for Arduino implementing a ternarized backpropagation llgorithm               
    Momose H., Kaneko T., Asai T.
    2019 International Conference on Reconfigurable Computing and FPGAs (ReConFig 2019) demo session, 09 Dec. 2019, English
    09 Dec. 2019 - 09 Dec. 2019, Grand Park Royal Cancun Caribe, Cancun, Mexico, [International presentation]
  • Physical reservoir computing on nano-scale network devices               
    Akai-Kasaya M., Takeshima Y., Kuwahara Y., Asai T.
    The 2019 International Symposium on Nonlinear Theory and Its Applications (NOLTA2019), 02 Dec. 2019, English
    02 Dec. 2019 - 06 Dec. 2019, Berjaya Times Square Hotel, Kuala Lumpur, Malaysia, [International presentation]
  • Physical reservoir computing on nano-scale network devices               
    Akai-Kasaya M., Takeshima Y., Kuwahara Y., Asai T.
    The 2019 International Symposium on Nonlinear Theory and Its Applications (NOLTA2019), 02 Dec. 2019, English
    02 Dec. 2019 - 06 Dec. 2019, Berjaya Times Square Hotel, Kuala Lumpur, Malaysia, [Invited], [International presentation]
  • Radiography contrast enhancement: smoothed LHE filter, a practical solution for digital X-rays with Mach band               
    Ambalathankandy P., Ou Y., Kochiyil J., Takamaeda-Yamazaki S., Motomura M., Asai T., Ikebe M.
    2019 International Conference on Digital Image Computing: Techniques and Applications, 02 Dec. 2019, English
    02 Dec. 2019 - 04 Dec. 2019, University of Western Australia, Perth, Australia, [International presentation]
  • A Resource-efficient weight sampling method for Bayesian neural networks accelerators               
    Hirayama Y., Asai T., Motomura M., Takamaeda-Yamazaki S.
    The 7th International Symposium on Computing and Networking (CANDAR 2019), 26 Nov. 2019, English
    26 Nov. 2019 - 29 Nov. 2019, Nagasaki Civic Center, Nagasaki, Japan, [International presentation]
  • AIチップ:研究開発の動向とエッジAIアプリ創出に向けた取組み               
    Asai T.
    第6回先端イメージングデバイス・技術分科会, 22 Nov. 2019, Japanese
    22 Nov. 2019 - 22 Nov. 2019, JEITA, Tokyo, Japan, [Invited], [Domestic Conference]
  • Novel architecture design of echo state network and performance analysis of information processing               
    Kan S., Nakajima K., Asai T., Akai-Kasaya M.
    第10回分子アーキテクトニクス研究会, 07 Nov. 2019, Japanese
    07 Nov. 2019 - 08 Nov. 2019, 九州国立博物館, 福岡, [Domestic Conference]
  • Spontaneous bistable redox switching in single molecular circuits               
    Goh L.K., Périce D., Kuwahara Y., Asai T., Akai-Kasaya M.
    第10回分子アーキテクトニクス研究会, 07 Nov. 2019, Japanese
    07 Nov. 2019 - 08 Nov. 2019, 九州国立博物館, 福岡, [Domestic Conference]
  • 導電性高分子ワイヤーを不揮発性抵抗変化素子として用いた機械学習の検討               
    Hagiwara N., Okada M., Sugito Y., Asai T., Kuwahara Y., Akai-Kasaya M.
    第10回分子アーキテクトニクス研究会, 07 Nov. 2019, Japanese
    07 Nov. 2019 - 08 Nov. 2019, 九州国立博物館, 福岡, [Domestic Conference]
  • Make AI: Hardware-driven open innovation platform for Edge-AI               
    Asai T., Momose H.
    The 32nd International Microprocesses and Nanotechnology Conference, 28 Oct. 2019, English
    28 Oct. 2019 - 31 Oct. 2019, International Conference Center Hiroshima, Hiroshima, Japan, [Invited], [International presentation]
  • ものづくりを中心としたAIオープンイノベーション:エッジAIデバイスの新価値創出に向けた北大の取り組み               
    Asai T.
    Multiple Innovative Kenkyu-kai Association for wireless communications 2019(MIKA2019), 02 Oct. 2019, Japanese
    02 Oct. 2019 - 04 Oct. 2019, Hokkaido University, Sapporo, Japan, [Invited], [Domestic Conference]
  • 導電性高分子ワイヤーを用いた相互結合型ネットワークの構築               
    Hagiwara N., Okada M., Sugito Y., Asai T., Kuwahara Y., Akai-Kasaya M.
    第80回応用物理学会秋季学術講演会, 18 Sep. 2019, Japanese
    18 Sep. 2019 - 21 Sep. 2019, 北海道大学, 札幌, [Domestic Conference]
  • ベイジアンNNのHW実装に向けたサンプリング手法の検討               
    Hirayama Y., Hirose K., Ando K., Ueyoshi K., Asai T., Motomura M., Takamaeda-Yamazaki S.
    SWoPP2019, 24 Jul. 2019, Japanese
    24 Jul. 2019 - 26 Jul. 2019, 北見市民会館, 北見, [Domestic Conference]
  • DeltaNet: differential binary neural network               
    Oba Y., Ando K., Asai T., Motomura M., Takamaeda-Yamazaki S.
    IEEE International Conference on Application-specific Systems, Architectures and Processors (ASAP 2019), 15 Jul. 2019, English
    15 Jul. 2019 - 17 Jul. 2019, Cornell Tech, New York, USA, [International presentation]
  • 効率的なDNN計算のための無効ニューロン予測手法の評価               
    Ikeda T., Ueyoshi K., Ando K., Hirose K., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会コンピュータシステム研究会, 11 Jun. 2019, Japanese
    11 Jun. 2019 - 12 Jun. 2019, 指宿温泉休暇村 指宿, 鹿児島, [Domestic Conference]
  • 二値化ニューラルネットワークのハードウェア指向精度向上手法の検討               
    Oba Y., Murakami D., Nakae T., Ando K., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会コンピュータシステム研究会, 11 Jun. 2019, Japanese
    11 Jun. 2019 - 12 Jun. 2019, 指宿温泉休暇村 指宿, 鹿児島, [Domestic Conference]
  • エッジ環境におけるニューラルネットワーク 学習軽量化手法の検討               
    Hirose K., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会コンピュータシステム研究会 (CPSY), 11 Jun. 2019, Japanese
    11 Jun. 2019 - 12 Jun. 2019, 指宿温泉休暇村 指宿, 鹿児島, [Domestic Conference]
  • 人工知能チップによる未来社会               
    Asai T.
    北海道大学・道民カレッジ連携公開講座「人工知能とビッグデータ」, 26 May 2019, Japanese
    26 May 2019 - 26 May 2019, Sapporo Convention Center, Sapporo, Japan, [Invited], [Domestic Conference]
  • オンライン学習を行う階層型ニューラルネットワークハードウェアの低電力化に向けた三値バックプロパゲーション法の提案               
    Kaneko T., Takamaeda-Yamazaki S., Motomura M., Asai T.
    LSIとシステムのワークショップ2019, 13 May 2019, Japanese
    13 May 2019 - 14 May 2019, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • Dither NN: 画像処理から着想を得た組込み向け量子化ニューラルネットワークの精度向上手法               
    Ando K., Ueyoshi K., Oba Y., Hirose K., Kudo T., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 09 May 2019, Japanese
    09 May 2019 - 10 May 2019, 東京工業大学 東工大蔵前会館, 東京, [Domestic Conference]
  • 無効ニューロン予測によるDNN計算効率化手法               
    Ueyoshi K., Ikeda T., Ando K., Hirose K., Asai T., Takamaeda-Yamazaki S., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 09 May 2019, Japanese
    09 May 2019 - 10 May 2019, 東京工業大学 東工大蔵前会館, 東京, [Domestic Conference]
  • 神経科学と情報科学,ものづくりの学際融合によるAIハードウェア・デバイスに向けて               
    Asai T.
    JEITA非ノイマン型情報処理へ向けたデバイス技術分科会, 20 Mar. 2019, Japanese
    20 Mar. 2019 - 20 Mar. 2019, JEITA, Tokyo, Japan, [Invited], [Domestic Conference]
  • カーボンナノチューブ/ポリ酸分⼦ネットワークを⽤いたリザーバコンピューティング               
    Takeshima Y., Goh L.K., Okada M., Kuwahara Y., Asai T., Akai-Kasaya M.
    第66回応用物理学会春季学術講演会, 09 Mar. 2019, Japanese
    09 Mar. 2019 - 12 Mar. 2019, 東京工業大学大岡山キャンパス, 東京, [Domestic Conference]
  • 導電性⾼分⼦ワイヤーを⽤いた機械学習システムの作製               
    Okada M., Sugito Y., Hagiwara N., Asai T., Kuwahara Y., Akai-Kasaya M.
    第66回応用物理学会春季学術講演会, 09 Mar. 2019, Japanese
    09 Mar. 2019 - 12 Mar. 2019, 東京工業大学大岡山キャンパス, 東京, [Domestic Conference]
  • ニューロモルフィック工学とマテリアル               
    Asai T.
    応用物理学会春季学術講演会シンポジウム:物質に内在する学習・最適化能⼒を活⽤するマテリアル知能科), 09 Mar. 2019, Japanese
    09 Mar. 2019 - 12 Mar. 2019, Tokyo, Japan, [Invited], [Domestic Conference]
  • FPGA-based FORCE learning accelerator towards real-time online reservoir computing               
    Minamikawa K., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    The 2019 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2019, English
    04 Mar. 2019 - 07 Mar. 2019, Hilton Waikiki Beach Hotel, Honolulu, USA, [International presentation]
  • Experimental demonstration of physical reservoir computing with nonlinear electronic devices               
    Suzuki S., Rim S., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    The 2019 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2019, English
    04 Mar. 2019 - 07 Mar. 2019, Hilton Waikiki Beach Hotel, Honolulu, USA, [International presentation]
  • Hardware-oriented algorithm and architecture for generative adversarial networks               
    Kaneko T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    The 2019 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2019, English
    04 Mar. 2019 - 07 Mar. 2019, Hilton Waikiki Beach Hotel, Honolulu, USA, [International presentation]
  • Building artificial Neural Network System composed of Growing Conductive Polymer               
    Okada M., Hikita W., Kuwahara Y., Asai T., Akai-Kasaya M.
    MANA International Symposium 2019, 04 Mar. 2019, English
    04 Mar. 2019 - 06 Mar. 2019, International Congress Center EPOCHAL TSUKUBA, Tsukuba, Japan, [International presentation]
  • Ternarized backpropagation: a hardware-oriented optimization algorithm for edge-oriented AI devices               
    Kaneko T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    The 7th RIEC International Symposium on Brain Functions and Brain Computer, 22 Feb. 2019, English
    22 Feb. 2019 - 23 Feb. 2019, Research Institute of Electrical Communication, Tohoku University, Sendai, Japan, [International presentation]
  • 人工知能とハードウェア概論               
    Asai T.
    電子回路技術研究会, 30 Jan. 2019, Japanese
    30 Jan. 2019 - 30 Jan. 2019, CQ出版社セミナールーム, Tokyo, Japan, [Invited], [Domestic Conference]
  • AIシンギュラリティへの遠い道のりとAIハードウェアの現状               
    Asai T.
    三菱UFJモルガン・スタンレー証券 2019新春セミナー, 17 Jan. 2019, Japanese
    17 Jan. 2019 - 17 Jan. 2019, 大手町フィナンシャルシティグランキューブ, Tokyo, Japan, [Invited], [Domestic Conference]
  • Approach to reservoir computing with Schmitt trigger oscillator-based analog neural circuits               
    Rim S., Suzuki S., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    The 7th Japan-Korea Joint Workshop on Complex Communication Sciences, 06 Jan. 2019, English
    06 Jan. 2019 - 09 Jan. 2019, Alpensia, Pyengonchang, Korea, [International presentation]
  • Dither NN: an accurate neural network with dithering for low bit-precision hardware               
    Ando K., Ueyoshi K., Oba Y., Hirose K., Uematsu R., Kudo T., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    The 2018 International Conference on Field-Programmable Technology (FPT'18), 10 Dec. 2018, English
    10 Dec. 2018 - 14 Dec. 2018, Tenbusu-Naha Hall, Naha, Japan, [International presentation]
  • Analysis of smoothed LHE methods for processing images with optical illusions               
    Ambalathankandy P., Shimada T., Takamaeda-Yamazaki S., Motomura M., Asai T., Ikebe M.
    IEEE International Conference on Visual Communications and Image Processing, 09 Dec. 2018, English
    09 Dec. 2018 - 12 Dec. 2018, Tempus Hotel Taichung , Taichung, Taiwan, [International presentation]
  • 分子カーボンナノチューブ複合素子からのインパルス発生               
    Hashimoto y., Goh L.K., Asai T., Kuwahara Y., Akai-Kasaya M.
    2018年日本表面真空学会学術講演会, 19 Nov. 2018, Japanese
    19 Nov. 2018 - 21 Nov. 2018, 神戸国際会議場, 神戸, [Domestic Conference]
  • 導電性高分子ワイヤーを用いた非ノイマン型ハードウェアによる文字学習               
    Okada M., Sugito Y., Asai T., Kuwahara Y., Akai-Kasaya M.
    2018年日本表面真空学会学術講演会, 19 Nov. 2018, Japanese
    19 Nov. 2018 - 21 Nov. 2018, 神戸国際会議場, 神戸, [Domestic Conference]
  • レザバー計算機およびFORCE学習の基礎理論とそのPython実装               
    Minamikawa K., Suzuki S., Asai T.
    富士通研究所専門技術セミナー, 16 Nov. 2018, Japanese
    16 Nov. 2018 - 16 Nov. 2018, 富士通研究所, Kawasaki, Japan, [Invited], [Domestic Conference]
  • フィジカルレザバーの実現に向けた制約・課題/単一ノードを用いたReservoir Computing               
    Suzuki S., Minamikawa K., Asai T.
    富士通研究所専門技術セミナー, 16 Nov. 2018, Japanese
    16 Nov. 2018 - 16 Nov. 2018, 富士通研究所, Kawasaki, Japan, [Invited], [Domestic Conference]
  • Charge coupling between Polyoxometalate molecule and a GaAs-based nanowire for readout of molecular multiple charge state               
    Sasaki K., Okamoto S., Tashiro S., Asai T., Kasai S.
    The 31st International Microprocesses and Nanotechnology Conference, 13 Nov. 2018, English
    13 Nov. 2018 - 16 Nov. 2018, Sapporo Park Hotel, Sapporo, Japan, [International presentation]
  • 機械学習に向けての導電性高分子ワイヤー抵抗変化素子特性評価               
    Okada M., Sugito Y., Kuwahara Y., Asai T., Akai-Kasaya M.
    第9回分子アーキテクトニクス研究会, 01 Nov. 2018, Japanese
    01 Nov. 2018 - 02 Nov. 2018, 函館 金森ホール, 函館, [Domestic Conference]
  • On the neuromorphic 3D devices for locally-connected convolutional neural network               
    Achararit P., Hida I., Marukame T., Asai T., Hara-Azumi Y.
    日本神経回路学会第28回全国大会, 24 Oct. 2018, Japanese
    24 Oct. 2018 - 27 Oct. 2018, OISTカンファレンスセンター, 那覇, [Domestic Conference]
  • Study of spiking and noise generation from a system consisting of single-walled carbon nanotubes complexed with polyoxometalate               
    Akai-Kasaya M., Asai T.
    the 14th International Conference on Atomically Controlled Surfaces, Interfaces and Nanostructures, 21 Oct. 2018, English
    21 Oct. 2018 - 25 Oct. 2018, Sendai International Center, Sendai, Japan, [International presentation]
  • A study on ternary back propagation algorithm for embedded egde-AI processing               
    Kaneko T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    Joint workshop of UCL-ICN, NTT, UCL-Gatsby and AIBS: Analysis and Synthesis for Human/Artificial Cognition and Behaviour, 22 Oct. 2018, English
    22 Oct. 2018 - 23 Oct. 2018, Seaside House, Okinawa Institute of Science and Technology, Okinawa, Japan, [International presentation]
  • 導電性高分子ワイヤー抵抗変化素子特性の電極依存性評価               
    Okada M., Sugito Y., Asai T., Kuwahara Y., Akai-Kasaya M.
    第79回応用物理学会秋季学術講演会, 18 Sep. 2018, Japanese
    18 Sep. 2018 - 21 Sep. 2018, 名古屋国際会議場, 名古屋, [Domestic Conference]
  • Area and energy optimization for bit-serial log-quantized DNN Accelerator with shared accumulators               
    Kudo T., Ueyoshi K., Ando K., Hirose K., Uematsu R., Oba Y., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    IEEE 12th International Symposium on Embedded Multicore/Many-core Systems-on-Chip, 12 Sep. 2018, English
    12 Sep. 2018 - 14 Sep. 2018, Vietnam National University, Hanoi, Vietnam, [International presentation]
  • 今後のAIデバイス研究開発の勘所               
    Asai T.
    TDKセミナー「近未来AIの可能性と将来におけるニューロモーフィックの姿」, 04 Jul. 2018, Japanese
    04 Jul. 2018 - 04 Jul. 2018, TDK Technical Center, Yawata, Japan, [Invited], [Domestic Conference]
  • Brain-morphic AI hardware evolved from integration of information science and manufacturing technologies               
    Asai T.
    2018 Symposia on VLSI Technology Short Course (Hardware and device technology requirements for Artificial Intelligence/Machine Learning), 18 Jun. 2018, English
    18 Jun. 2018 - 18 Jun. 2018, Hilton Hawaiian Village, Honolulu, USA, [Invited], [International presentation]
  • Unconventional AI and neuromorphic computing driven by emerging devices and materials               
    Asai T.
    2018 IEEE Silicon Nanoelectronics Workshop, 17 Jun. 2018, English
    17 Jun. 2018 - 18 Jun. 2018, Hilton Hawaiian Village, Honolulu, USA, [Invited], [International presentation]
  • 前庭動眼反射を考慮した初期聴覚モデル〜有毛細胞への雑音印加による音圧評価〜               
    Ikegami T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    2018年電子情報通信学会 NOLTAソサイエティ大会, 09 Jun. 2018, Japanese
    09 Jun. 2018 - 09 Jun. 2018, 京都テルサ, 京都, [Domestic Conference]
  • 敵対的生成ネットワークのハードウェア指向アルゴリズムとそのアーキテクチャの検討               
    Kaneko T., Orimo K., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    2018年電子情報通信学会 NOLTAソサイエティ大会, 09 Jun. 2018, Japanese
    09 Jun. 2018 - 09 Jun. 2018, 京都テルサ, 京都, [Domestic Conference]
  • 対数量子化を用いた可変長ビットシリアル型DNNアクセラレータの面積最適化手法               
    Kudo T., Ueyoshi K., Ando K., Uematsu R., Hirose K., Oba Y., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 24 May 2018, Japanese
    24 May 2018 - 25 May 2018, ゲートシティ大崎, 東京, [Domestic Conference]
  • 二値化ニューラルネットワークに基づいたハードウェア指向高精度モデルの検討               
    Oba Y., Ando K., Hirose K., Ueyoshi K., Uematsu R., Kudo T., Kurokawa K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 24 May 2018, Japanese
    24 May 2018 - 25 May 2018, ゲートシティ大崎, 東京, [Domestic Conference]
  • FPGA実装に向けた大局・局所適応型輝度補正技術によるFull-HD60FPS動作実証               
    Shimada T., Ambalathankandy P., Takamaeda-Yamazaki S., Motomura M., Asai T., Ikebe M., Yoshida T.
    LSIとシステムのワークショップ, 14 May 2018, Japanese
    14 May 2018 - 15 May 2018, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • ディザ拡散を用いた組み込み向け二値化ニューラルネットワークの高精度化手法の検討               
    Ando K., Ueyoshi K., Oba Y., Hirose K., Uematsu R., Kudo T., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    LSIとシステムのワークショップ, 14 May 2018, Japanese
    14 May 2018 - 15 May 2018, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • アナログ型抵抗変化ニューロデバイス・システムのソフト・ハード一体型研究開発               
    Akinaga H., Shima H., Naitoh Y., Asai T.
    電子情報通信学会集積回路研究会, 19 Apr. 2018, Japanese
    19 Apr. 2018 - 20 Apr. 2018, Kikai Shinko Kaikan, Tokyo, Japan, [Invited], [Domestic Conference]
  • Sparse disparity estimation using global phase only correlation for stereo matching acceleration               
    Shimada T., Ikebe M., Ambalathankandy P., Takamaeda-Yamazaki S., Motomura M., Asai T.
    2018 IEEE International Conference on Acoustics, Speech and Signal Processing, 15 Apr. 2018, English
    15 Apr. 2018 - 20 Apr. 2018, Calgary Telus Convention Center, Alberta, Canada, [International presentation]
  • Exploring CNN accelerator design space on a dynamically reconfigurable hardware platform               
    Uematsu R., Ando K., Ueyoshi K., Hirose K., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies (SASIMI 2018), 26 Mar. 2018, English
    26 Mar. 2018 - 27 Mar. 2018, Kunibiki Messe, Matsue, Japan, [International presentation]
  • PEDOT:PSSワイヤーを利用したオートエンコーダシステムの作製               
    Okada M., Sugito Y., Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    第65回応用物理学会春季学術講演会, 17 Mar. 2018, Japanese
    17 Mar. 2018 - 20 Mar. 2018, 早稲田大学, 東京, [Domestic Conference]
  • ニューロモルフィックハードウェアの過去と現在および可能性のある未来像               
    Asai T.
    第65回応用物理学会春季講演会シンポジウム「ニューロモルフィックハードウェアとはどんなものだろうか」, 17 Mar. 2018, Japanese
    17 Mar. 2018 - 20 Mar. 2018, Waseda University, Tokyo, Japan, [Invited], [Domestic Conference]
  • ZDDを用いた三角形分割パターンの列挙とその応用に向けて               
    Kumazawa T., Suzuki H., Ishihata M., Asai T., Ikebe M., Motomura M., Takamaeda-Yamazaki S.
    人工知能学会 第106回人工知能基本問題研究会, 16 Mar. 2018, Japanese
    16 Mar. 2018 - 17 Mar. 2018, 指宿市民会館, 鹿児島, [Domestic Conference]
  • AI hard- and soft- synchronized developments               
    Akinaga H., Asai T.
    The 3rd Workshop on Bio-Inspired Energy-Efficient Information Systems, 12 Mar. 2018, English
    12 Mar. 2018 - 12 Mar. 2018, Tokyo University, Tokyo, Japan, [Invited], [International presentation]
  • Complemental neural network built of growing polymer wire               
    Okada M., Hikita W., Kuwahara Y., Asai T., Akai-Kasaya M.
    International Workshop on Molecular Architectonics 2018, 02 Mar. 2018, English
    02 Mar. 2018 - 03 Mar. 2018, Osaka University, Osaka, Japan, [International presentation]
  • Characterization of stochastic charge dynamics of polyoxometalate dispersed on a GaAs-based nanowire FET               
    Sasaki K., Okamoto S., Tashiro S., Asai T., Kasai S.
    International Workshop on Molecular Architectonics 2018, 02 Mar. 2018, English
    02 Mar. 2018 - 03 Mar. 2018, Osaka University, Osaka, Japan, [International presentation]
  • A novel iris-center detection algorithm towards gaze estimation targeting molecular cellular automata               
    Iwamaru N., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    International Workshop on Molecular Architectonics 2018, 02 Mar. 2018, English
    02 Mar. 2018 - 03 Mar. 2018, Osaka University, Osaka, Japan, [International presentation]
  • 高分子ワイヤーを用いたニューラルネットワーク構造の作製               
    Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    第27回インテリジェント材料・デバイスシンポジウム, 10 Jan. 2018, Japanese
    10 Jan. 2018 - 10 Jan. 2018, 東京医科女子大, 東京, [Domestic Conference]
  • 三次元ニューラルネットワークデバイスの実現に向けた材料・デバイス・回路技術               
    Asai T.
    東北大学電気通信研究所「新規固体デバイス・回路を用いた脳型コンピューティングに関する研究」共同プロジェクト研究会, 26 Dec. 2017, Japanese
    26 Dec. 2017 - 26 Dec. 2017, Tohoku University, Sendai, Japan, [Invited], [Domestic Conference]
  • Accelerating Deep Learning by Binarized Hardware               
    Takamaeda-Yamazaki S., Ueyoshi K., Ando K., Uematsu R., Hirose K., Ikebe M., Asai T., Motomura M.
    Asia-Pacific Signal and Information Processing Association Annual Summit and Conference 2017 (APSIPA ASC 2017), 12 Dec. 2017, English
    12 Dec. 2017 - 15 Dec. 2017, Aloft Kuala Lumpur Sentral Sentral, Kuala Lumpur, Malaysia, [International presentation]
  • Quantization Error-based Regularization in Neural Networks               
    Hirose K., Ando K., Ueyoshi K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    Thirty-seventh SGAI International Conference on Artificial Intelligence (SGAI 2017), 12 Dec. 2017, English
    12 Dec. 2017 - 14 Dec. 2017, Peterhouse College, Cambridge, England, [International presentation]
  • Sign-invariant unsupervised learning facilitates weighted-sum computation in analog neural-network devices               
    Hida I., Ueyoshi K., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    2017 International Symposium on Nonlinear Theory and Its Applications, 04 Dec. 2017, English
    04 Dec. 2017 - 07 Dec. 2017, Cancun International Convention Center, Cancun, Mexico, [International presentation]
  • 神経様パルスを生成するCNT/POMネットワーク素子のモデル構築と評価               
    Sugito Y., Okada M., Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    第8回分子アーキテクトニクス研究会, 04 Dec. 2017, Japanese
    04 Dec. 2017 - 05 Dec. 2017, Ehime University, Matsuyama, [Domestic Conference]
  • 高分子ワイヤーを用いたニューラルネットワーク構造の作製               
    Okada M., Sugito Y., Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    関西薄膜・表面物理セミナー(応用物理学会関西支部薄膜・表面物理分科会), 01 Dec. 2017, Japanese
    01 Dec. 2017 - 02 Dec. 2017, 神戸セミナーハウス, 神戸, [Domestic Conference]
  • Emerging research architectures for brain-morphic AI               
    Asai T.
    SNU-HU 2017 International Workshop on New Frontiers in Convergence Science and Technology, 24 Nov. 2017, English
    24 Nov. 2017 - 24 Nov. 2017, Seoul National University, Seoul, Korea, [Invited], [International presentation]
  • Logarithmic Compression for Memory Footprint Reduction in Neural Network Training               
    Hirose K., Uematsu R., Ando K., Orimo K., Ueyoshi K., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    5th International Workshop on Computer Systems and Architectures (CSA 2017), 19 Nov. 2017, English
    19 Nov. 2017 - 22 Nov. 2017, Aomori Prefecture Tourist Center, Aomori, Japan, [International presentation]
  • 高分子材料を用いたニューラルネットワーク構造の作製               
    Hikita W., Kuwahara Y., Asai T., Akai-Kasaya M.
    第11回物性化学領域横断研究会, 17 Nov. 2017, Japanese
    17 Nov. 2017 - 18 Nov. 2017, 東京大学物性研究所, 東京, [Domestic Conference]
  • TBA               
    Asai T.
    NEDO第1回ニューロモルフィックコンピューティング勉強会, 31 Oct. 2017, Japanese
    31 Oct. 2017 - 31 Oct. 2017, AIST Tokyo Satellite Office, Tokyo, Japan, [Invited], [Domestic Conference]
  • A Regularization Approach for Quantized Neural Networks               
    Hirose K., Uematsu R., Ando K., Ueyoshi K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    International Workshop on Highly Efficient Neural Networks Design (HENND 2017), 20 Oct. 2017, English
    20 Oct. 2017 - 20 Oct. 2017, Lotte Hotel City Center, Seoul, Korea, [International presentation]
  • ニューラルネットワーク集積回路概論               
    Asai T.
    「NEDO IoT推進のための横断技術開発プロジェクト」第2回人材育成スクール, 10 Oct. 2017, Japanese
    10 Oct. 2017 - 10 Oct. 2017, Waseda University, Tokyo, Japan, [Invited], [Domestic Conference]
  • 高分子ワイヤーを用いたニューラルネットワーク構造の作製               
    Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    精密工学会2017年度秋季大会, 20 Sep. 2017, Japanese
    20 Sep. 2017 - 22 Sep. 2017, 大阪大学豊中キャンパス, 大阪, [Domestic Conference]
  • 不揮発アナログシナプスデバイスの素子数を半減する重み符号固定事前学習法とその深層学習への適用               
    Hida I., Ueyoshi K., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    日本神経回路学会第27回全国大会, 20 Sep. 2017, Japanese
    20 Sep. 2017 - 22 Sep. 2017, 北九州国際会議場, 福岡, [Domestic Conference]
  • More-than-Neumann and beyond-Neumann architectures               
    Asai T.
    International Conference on Solid State Devices and Materials, 19 Sep. 2017, English
    19 Sep. 2017 - 22 Sep. 2017, Sendai International Center, Sendai, Japan, [Invited], [International presentation]
  • 聴覚皮質における時間周波数受容野の実時間推定法とそのFPGAへの実装               
    Kosugi K., Nishikawa J., Asai T., Tateno T.
    平成29年電気学会 電子・情報・システム部門大会, 06 Sep. 2017, Japanese
    06 Sep. 2017 - 09 Sep. 2017, サンポートホール高松, 高松, [Domestic Conference]
  • 高分子ワイヤーニューラルネットワークを用いた文字特徴抽出               
    Hikita W., Asai T., Kuwahara Y., Akai-Kasaya M.
    第78回応用物理学会秋季学術講演会, 05 Sep. 2017, Japanese
    05 Sep. 2017 - 08 Sep. 2017, 福岡国際会議場, 福岡, [Domestic Conference]
  • FPGA implementation of edge-guided pattern generation for motion-vector estimation of textureless objects (demo night)               
    Tanibata A., Schmid A., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    The 27th International Conference on Field-Programmable Logic and Applications, 04 Sep. 2017, English
    04 Sep. 2017 - 08 Sep. 2017, Culture and Convention Center Het Pand, Ghent, Belgium, [International presentation]
  • 量子化誤差を考慮したニューラルネットワークの学習手法               
    Hirose K., Ando K., Ueyoshi K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    人工知能学会人工知能基本問題研究会 (SIG-FPAI), 08 Aug. 2017, Japanese
    08 Aug. 2017 - 09 Aug. 2017, 小樽市公会堂, 小樽, [Domestic Conference]
  • In-Memory Area-Efficient Signal Streaming Processor Design for Binary Neural Networks               
    Ando K., Ueyoshi K., Hirose K., Orimo K., Yonekawa H., Sato S., Nakahara H., Ikebe M., Takamaeda-Yamazaki S., Asai T., Kuroda T., Motomura M.
    60th IEEE International Midwest Symposium on Circuits and Systems (MWSCAS 2017), 06 Aug. 2017, English
    06 Aug. 2017 - 09 Aug. 2017, Tufts University, Boston, USA, [International presentation]
  • 貫通電流の時間変動を抑制したTDC+Single-Slope ADCの回路構成               
    Yokoyama S., Ikebe M., Na S., Takamaeda-Yamazaki S., Motomura M., Asai T.
    映像情報メディア学会情報センシング研究会 (IST), 31 Jul. 2017, Japanese
    31 Jul. 2017 - 02 Aug. 2017, 北海道大学情報教育館, 札幌, [Domestic Conference]
  • 熱雑音抑制型サンプルホールド回路を用いたイオン飛行時間計測用SOIイメージセンサ               
    Na S., Ikebe M., Yokoyama S., Takamaeda-Yamazaki S., Motomura M., Asai T., Hazama H., Fujita Y., Arai Y.
    映像情報メディア学会情報センシング研究会 (IST), 31 Jul. 2017, Japanese
    31 Jul. 2017 - 02 Aug. 2017, 北海道大学情報教育館, 札幌, [Domestic Conference]
  • [依頼講演] BRein Memory: バイナリ・インメモリ再構成型深層ニューラルネットワークアクセラレータ               
    Ando K., Ueyoshi K., Orimo K., Yonekawa H., Sato S., Nakahara H., Ikebe M., Asai T., Takamaeda-Yamazaki S., Kuroda T., Motomura M.
    電子情報通信学会集積回路研究会 (ICD), 31 Jul. 2017, Japanese
    31 Jul. 2017 - 02 Aug. 2017, 北海道大学情報教育館, 札幌, [Domestic Conference]
  • 高次数イジングネットワークの時分割処理方式の検討               
    Yamamoto K., Kumazawa T., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    電子情報通信学会コンピュータシステム研究会 (CPSY), 26 Jul. 2017, Japanese
    26 Jul. 2017 - 28 Jul. 2017, 秋田アトリオンビル, 秋田, [Domestic Conference]
  • 情報科学とデバイス・ものづくり融合研究による人工知能のシンギュラリティ到達加速               
    Asai T.
    富士通研究所専門技術講座, 25 Jul. 2017, Japanese
    25 Jul. 2017 - 25 Jul. 2017, FUJITSU Laboratories Atsugi Office, Atsugi, Japan, [Invited], [Domestic Conference]
  • Time-Division Multiplexing               
    Yamamoto K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    GI-CoRE GSQ, GSB, & IGM Joint Symposium -Quantum, Informatics, Biology, & Medicine -, 10 Jul. 2017, English
    10 Jul. 2017 - 11 Jul. 2017, Hokkaido University, Sapporo, Japan, [International presentation]
  • A versatile and energy-efficient reconfigurable accelerator for embedded microprocessors               
    Hida I., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    GI-CoRE GSQ, GSB, & IGM Joint Symposium -Quantum, Informatics, Biology, & Medicine -, 10 Jul. 2017, English
    10 Jul. 2017 - 11 Jul. 2017, Hokkaido University, Sapporo, Japan, [International presentation]
  • Hardware accelerator design for convolutional neural networks with low bit precision               
    Ueyoshi K., Ikebe M., Asai T., Takamaeda-Yamazaki S., Motomura M.
    GI-CoRE GSQ, GSB, & IGM Joint Symposium -Quantum, Informatics, Biology, & Medicine -, 10 Jul. 2017, English
    10 Jul. 2017 - 11 Jul. 2017, Hokkaido University, Sapporo, Japan, [International presentation]
  • AIのハードウェア:イントロダクション               
    Asai T.
    日本学術振興会151委員会研究会, 10 Jul. 2017, Japanese
    10 Jul. 2017 - 10 Jul. 2017, RIKEN, Wako, Japan, [Invited], [Domestic Conference]
  • Polymer based autoencoder system for pattern recognition               
    Hikita W., Akai-Kasaya M., Asai T., Kuwahara Y.
    Workshop on Molecular Architectonics – Toward Realization of Neuromorphic Computing by Nanomatrials, 29 Jun. 2017, English
    29 Jun. 2017 - 30 Jun. 2017, Osaka University Toyonaka Campus, Osaka, Japan, [International presentation]
  • On the growing polymer neural networks               
    Akai-Kasaya M., Hikita W., Asai T., Kuwahara Y.
    9th International Conference on Molecular Electronics and Bioelectronics, 26 Jun. 2017, English
    26 Jun. 2017 - 28 Jun. 2017, ANA Crowne Plaza Kanazawa, Kanazawa, Japan, [International presentation]
  • 時分割多重機構を用いた高密度FPGAイジングマシン               
    Yamamoto K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    基盤(S)離散構造処理系プロジェクト「2017年度初夏のワークショップ」, 23 Jun. 2017, Japanese
    23 Jun. 2017 - 24 Jun. 2017, 北海道大学VBL棟, 札幌, [Domestic Conference]
  • メモリアクセスパターンを考慮した遅延評価によるZDD構築の高速化               
    Kumazawa T., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    基盤(S)離散構造処理系プロジェクト「2017年度初夏のワークショップ」, 23 Jun. 2017, Japanese
    23 Jun. 2017 - 24 Jun. 2017, 北海道大学VBL棟, 札幌, [Domestic Conference]
  • 情報科学とデバイス・ものづくり融合研究による人工知能のシンギュラリティ到達加速               
    Asai T.
    JSTセミナー「革新的コンピューティングに資する新探求アーキテクチャ」, 15 Jun. 2017, Japanese
    15 Jun. 2017 - 15 Jun. 2017, JST東京本部別館, Tokyo, Japan, [Invited], [Domestic Conference]
  • A Time-Division Multiplexing Ising Machine on FPGAs               
    Yamamoto K., Huang W., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART 2017), 07 Jun. 2017, English
    07 Jun. 2017 - 09 Jun. 2017, Ruhr University, Bochum, Germany, [International presentation]
  • BRein memory: a 13-layer 4.2 K neuron/0.8 M synapse binary/ternary reconfigurable in-memory deep neural network accelerator in 65 nm CMOS               
    Ando K., Ueyoshi K., Orimo K., Yonekawa H., Sato S., Nakahara H., Ikebe M., Asai T., Takamaeda-Yamazaki S., Kuroda T., Motomura M.
    2017 Symposia on VLSI Technology and Circuits, 05 Jun. 2017, English
    05 Jun. 2017 - 08 Jun. 2017, Rihga Royal Hotel, Kyoto, Japan, [International presentation]
  • Feature extraction system using restricted Boltzmann machines on FPGA               
    Ueyoshi K., Marukame T., Asai T., Motomura M., Schmid A.
    2017 IEEE International Symposium on Circuits & Systems, 28 May 2017, English
    28 May 2017 - 31 May 2017, Baltimore Marriott Waterfront, Baltimore, USA, [International presentation]
  • On the Growing Polymer Neural Networks               
    Akai-Kasaya M., Hikita W., Kuwahara Y., Asai T.
    Communications Microsystems Optoelectronics Sensors Emerging Technologies Research 2017 (CMOSETR2017), 28 May 2017, English
    28 May 2017 - 30 May 2017, Hotel Sofitel Warsaw Victoria, Warsaw, Poland, [Invited], [International presentation]
  • 時分割多重機構を用いた高密度FPGAイジングマシン               
    Yamamoto K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会コンピュータシステム研究会 (CPSY), 23 May 2017, Japanese
    23 May 2017 - 23 May 2017, 登別温泉第一滝本館, 登別, [Domestic Conference]
  • 対数量子化による深層ニューラルネットワークのメモリ量削減               
    Hirose K., Uematsu R., Ando K., Orimo K., Ueyoshi K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会コンピュータシステム研究会 (CPSY), 23 May 2017, Japanese
    23 May 2017 - 23 May 2017, 登別温泉第一滝本館, 登別, [Domestic Conference]
  • FPGAを用いたCNNの最適ハードウェア構成とその二値化検討               
    Ueyoshi K., Ando K., Orimo K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 22 May 2017, Japanese
    22 May 2017 - 22 May 2017, 登別温泉第一滝本館, 登別, [Domestic Conference]
  • 二値化ニューラルネットワークアクセラレータのアーキテクチャ検討               
    Ando K., Ueyoshi K., Hirose K., Orimo K., Uematsu R., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 22 May 2017, Japanese
    22 May 2017 - 22 May 2017, 登別温泉第一滝本館, 登別, [Domestic Conference]
  • 動的再構成ハードウェアアーキテクチャを活かしたCNNの実装と評価               
    Uematsu R., Hirose K., Ando K., Orimo K., Ueyoshi K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会 (RECONF), 22 May 2017, Japanese
    22 May 2017 - 22 May 2017, 登別温泉第一滝本館, 登別, [Domestic Conference]
  • Exploring optimized accelerator design for binarized convolutional neural networks               
    Ueyoshi K., Ando K., Orimo K., Ikebe M., Asai T., Motomura M.
    The 2017 International Joint Conference on Neural Networks, 14 May 2017, English
    14 May 2017 - 19 May 2017, William A. Egan Civic and Convention Center, Alaska, USA, [International presentation]
  • 時分割多重機構を用いたイジングプロセッサの解精度向上手法の検討               
    Yamamoto K., Ikebe M., Asai T., Motomura M., Takamaeda-Yamazaki S.
    LSIとシステムのワークショップ2017, 15 May 2017, Japanese
    15 May 2017 - 16 May 2017, 東京大学, 東京, [Domestic Conference]
  • ソフトリセット機構を用いたイオン飛行時間計測用SOIイメージセンサ               
    Na S., Ikebe M., Yokoyama S., Takamaeda-Yamazaki S., Motomura M., Asai T., Hazama H., Fujita Y., Arai Y.
    LSIとシステムのワークショップ2017, 15 May 2017, Japanese
    15 May 2017 - 16 May 2017, 東京大学, 東京, [Domestic Conference]
  • 直交位相検出TDCを用いたイメージセンサ用12-bit Single-Slope ADC               
    Yokoyama S., Ikebe M., Na S., Takamaeda-Yamazaki S., Motomura M., Asai T.
    LSIとシステムのワークショップ2017, 15 May 2017, Japanese
    15 May 2017 - 16 May 2017, 東京大学, 東京, [Domestic Conference]
  • メモリアクセスパターンを考慮した遅延評価によるZDD構築の高速化               
    Kumazawa T., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    第30回 回路とシステムワークショップ, 11 May 2017, Japanese
    11 May 2017 - 12 May 2017, 北九州国際会議場, 北九州, [Domestic Conference]
  • A scalable ising model implementation on an FPGA               
    Yamamoto K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    COOL Chips 20, 19 Apr. 2017, English
    19 Apr. 2017 - 21 Apr. 2017, Yokohama Media & Communications Center, Yokohama, Japan, [International presentation]
  • ハードウェアディープラーニングアクセラレータの研究動向               
    Ueyoshi K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    2017年電子情報通信学会総合大会 シンポジウムセッション「神経回路ハードウェア研究の最前線」, 22 Mar. 2017, Japanese
    22 Mar. 2017 - 22 Mar. 2017, Meijo University, Nagoya, Japan, [Invited], [Domestic Conference]
  • 溶液内において軸索様成長する PEDOT:PSS の脳型素子への応用               
    Hikita W., Akai-Kasaya M., Asai T., Kuwahara Y.
    第64回応用物理学会春季学術講演会, 14 Mar. 2017, Japanese
    14 Mar. 2017 - 17 Mar. 2017, パシフィコ横浜, 横浜, [Domestic Conference]
  • ニューロチップの動向と未来               
    Momose H., Asai T.
    第64回応用物理学会春季学術講演会シンポジウム「ニューロモルフィックハードウェアにおける機能性酸化物の役割」, 16 Mar. 2017, Japanese
    16 Mar. 2017 - 16 Mar. 2017, Pacifico Yokohama, Yokohama, Japan, [Invited], [Domestic Conference]
  • Low latency divider using ensemble of moving average curves               
    Fu Y., Ikebe M., Shimada T., Motomura M., Asai T.
    The 18th International Symposium on Quality Electronic Design (ISQED 2017), 13 Mar. 2017, English
    13 Mar. 2017 - 15 Mar. 2017, Santa Clara Convention Center, Santa Clara, USA, [International presentation]
  • 6-DoF camera-position and posture estimation based on local patches of image sequence               
    Tsuji T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., Asai T.
    2017 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 28 Feb. 2017, English
    28 Feb. 2017 - 03 Mar. 2017, Hyatt Regency Guam, Guam, USA, [International presentation]
  • Throughput analysis of a data-flow reconfigurable array architecture for convolutional neural networks               
    Ando K., Ueyoshi K., Orimo K., Ikebe M., Takamaeda-Yamazaki S., Asai T., Motomura M.
    The 5th RIEC International Symposium on Brain Functions and Brain Computer, 27 Feb. 2017, English
    27 Feb. 2017 - 28 Feb. 2017, Tohoku University, Sendai, Japan, [International presentation]
  • ニューラルネットワーク集積回路概論               
    Asai T.
    「NEDO IoT推進のための横断技術開発プロジェクト」第1回人材育成スクール, 24 Feb. 2017, Japanese
    24 Feb. 2017 - 24 Feb. 2017, AIST, Tsukuba, Japan, [Invited], [Domestic Conference]
  • Polymer Based Neural Networks Hardware               
    Hikita W., Akai-Kasaya M., Asai T., Kuwahara Y.
    Symposium on surface science & Nanotechnology -25th Anniversary of SSSJ Kansai, 24 Jan. 2017, English
    24 Jan. 2017 - 25 Jan. 2017, Kyoto International Community House, Kyoto, Japan, [International presentation]
  • An image sensor/processor 3D stacked module featuring ThruChip interfaces               
    Ikebe M., Asai T., Mori M., Itou T., Uchida D., Take Y., Kuroda T.
    The 22nd Asia and South Pacific Design Automation Conference - University Design Contest, 16 Jan. 2017, English
    16 Jan. 2017 - 19 Jan. 2017, Tokyo, Japan, [International presentation]
  • ニューラルネットワーク集積回路の概要 〜歴史と流派、近年の動向と可能性のある未来〜               
    Asai T.
    超精密加工専門委員会第70回研究会, 16 Dec. 2016, Japanese
    16 Dec. 2016 - 16 Dec. 2016, Mielparque Osaka, Osaka, Japan, [Invited], [Domestic Conference]
  • 直交位相検出TDCを用いたシングルスロープADCの回路構成検討               
    Yokoyama S., Na S., Uchida D., Ikebe M., Motomura M., Asai T.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • 大局および局所適応型輝度補正技術の効率的なハードウェア化の検討               
    Yoshida T., Ikebe M., Shimada T., Takamaeda-Yamazaki S., Motomura M., Asai T.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • 局所移動平均を用いた補間曲線の性質とその回路応用               
    Shimada T., Ikebe M., Fu Y., Takamaeda-Yamazaki S., Motomura M., Asai T.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • ナイーブベイズ分類器を用いた動的分岐予測器の設計と評価               
    Hida I., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • 深層畳み込みニューラルネットワークの転移学習による個人識別システム               
    Hirose K., Takamaeda-Yamazaki S., Ikebe M., Asai T., Motomura M.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • 輪郭情報からテクスチャを自動生成する非線形画像処理アルゴリズムとそのFPGA実装               
    Tanibata A., Ushida M., Takamaeda-Yamazaki S., Ikebe M., Motomura M., Asai T.
    電子情報通信学会 ICD/CPSY 学生・若手研究会, 15 Dec. 2016, Japanese
    15 Dec. 2016 - 16 Dec. 2016, 東京工業大学, 東京, [Domestic Conference]
  • FPGA architecture for feed-forward sequential memory network targeting long-term time-series forecasting               
    Orimo K., Ando K., Ueyoshi K., Ikebe M., Asai T., Motomura M.
    2016 International Conference on Reconfigurable Computing and FPGAs, 30 Nov. 2016, English
    30 Nov. 2016 - 02 Dec. 2016, Iberostar Cancun hotel, Cancun, Mexico, [International presentation]
  • An FPGA-optimized architecture of anti-aliasing based super resolution for real-time HDTV to 4K- and 8K-UHD conversions               
    Kusano H., Ikebe M., Asai T., Motomura M.
    2016 International Conference on Reconfigurable Computing and FPGAs, 30 Nov. 2016, English
    30 Nov. 2016 - 02 Dec. 2016, Iberostar Cancun hotel, Cancun, Mexico, [International presentation]
  • A hardware cellular-automaton architecture for spatial pattern generation towards motion-vector estimation of textureless objects               
    Tanibata A., Ushida M., Schmid A., Ikebe M., Asai T., Motomura M.
    2016 International Symposium on Nonlinear Theory and its Applications, 27 Nov. 2016, English
    27 Nov. 2016 - 30 Nov. 2016, New Welcity Yugawara, Shizuoka, Japan, [International presentation]
  • Cognitive motion processing in imager/neural processor 3D stacked systems               
    Asai T.
    2016 HU/SNU Joint Symposium / International Workshop on New Frontiers in Convergence Science and Technology, 24 Nov. 2016, English
    24 Nov. 2016 - 25 Nov. 2016, Hokkaido University, Sapporo, Japan, [Invited], [International presentation]
  • 3D stacked image sensor featuring low noise inductive coupling channels               
    Ikebe M., Uchida D., Take Y., Asai T., Kuroda T., Motomura M.
    The 3rd International Workshop on Image Sensors and Imaging Systems, 17 Nov. 2016, English
    17 Nov. 2016 - 18 Nov. 2016, Tokyo Institute of Technology, Tokyo, Japan, [Invited], [International presentation]
  • オーバーサンプリング・アンチエリアス技術を用いた8K解像度向け超解像               
    Kusano H., Ikebe M., Asai T., Motomura M.
    日本光学会年次学術講演会, 30 Oct. 2016, Japanese
    30 Oct. 2016 - 02 Nov. 2016, 筑波大学東京キャンパス文京校舎, 東京, [Domestic Conference]
  • A two-clock-cycle naive Bayes classifier for dynamic branch prediction in pipelined RISC microprocessors               
    Hida I., Ikebe M., Asai T., Motomura M.
    2016 IEEE Asia Pacific Conference on Circuits and Systems, 25 Oct. 2016, English
    25 Oct. 2016 - 28 Oct. 2016, Ramada Plaza Jeju Hotel, Jeju, Korea, [International presentation]
  • ハードウェア指向深層学習アルゴリズムとそのシステムアーキテクチャの構築               
    Asai T.
    H28年度NEDOエネルギー・環境新技術先導プログラムワークショップ, 27 Oct. 2016, Japanese
    27 Oct. 2016 - 27 Oct. 2016, 航空会館, 東京, [Domestic Conference]
  • Reconfigurable processor array architecture for deep convolutional neural networks               
    Ando K., Orimo K., Ueyoshi K., Ikebe M., Asai T., Motomura M.
    The 20th Workshop on Synthesis And System Integration of Mixed Information Technologies, 24 Oct. 2016, English
    24 Oct. 2016 - 25 Oct. 2016, Kyoto Research Park, Kyoto, Japan, [International presentation]
  • Cognitive motion processing in imager/neural processor 3D stacked systems               
    Asai T., Ikebe M., Motomura M.
    The 5th Japan-Korea Joint Workshop on Complex Communication Sciences, 20 Oct. 2016, English
    20 Oct. 2016 - 23 Oct. 2016, Pukyong National University, Busan, Korea, [Invited], [International presentation]
  • 単電子連想記憶回路の設計と粗粒デバイスへの応用検討               
    Takano M., Asai T., Oya T.
    第7回分子アーキテクトニクス研究会, 20 Oct. 2016, Japanese
    20 Oct. 2016 - 21 Oct. 2016, Kyusyu University, Fukuoka, [Domestic Conference]
  • 溶液内において軸索様成長するPEDOT:PSSの電気伝導特性評価               
    Hikita W., Akai-Kasaya M., Asai T., Kuwahara Y.
    第7回分子アーキテクトニクス研究会, 20 Oct. 2016, Japanese
    20 Oct. 2016 - 21 Oct. 2016, Kyusyu University, Fukuoka, [Domestic Conference]
  • 粘菌の挙動を模倣した情報処理手法の粗粒デバイスへの実装検討               
    Satomi K., Asai T., Oya T.
    第7回分子アーキテクトニクス研究会, 20 Oct. 2016, Japanese
    20 Oct. 2016 - 21 Oct. 2016, Kyusyu University, Fukuoka, [Domestic Conference]
  • 神経様パルスを生成するCNT/POMネットワーク素子のモデル構築と評価               
    Akai-Kasaya M., Asai T.
    第7回分子アーキテクトニクス研究会, 20 Oct. 2016, Japanese
    20 Oct. 2016 - 21 Oct. 2016, Kyusyu University, Fukuoka, [Domestic Conference]
  • 無地物体の動き検出のための縞模様形成アーキテクチャ               
    Tanibata A., Ushida M., Ikebe M., Asai T., Motomura M.
    2016年電子情報通信ソサイエティ大会, 20 Sep. 2016, Japanese
    20 Sep. 2016 - 23 Sep. 2016, 北海道大学, 札幌, [Domestic Conference]
  • アンチエイリアシングによるUHDTV向け単一画像超解像のFPGA実装               
    Kusano H., Ikebe M., Asai T., Motomura M.
    2016年電子情報通信ソサイエティ大会, 20 Sep. 2016, Japanese
    20 Sep. 2016 - 23 Sep. 2016, 北海道大学, 札幌, [Domestic Conference]
  • 局所移動平均を用いた除算器の効率的な実装手法               
    Fu Y., Ikebe M., Shimada T., Asai T., Motomura M.
    2016年電子情報通信ソサイエティ大会, 20 Sep. 2016, Japanese
    20 Sep. 2016 - 23 Sep. 2016, 北海道大学, 札幌, [Domestic Conference]
  • 視線推定における黒目中心検出処理を行うセルオートマトンLSIアーキテクチャ               
    Iwamaru N., Ikebe M., Asai T., Motomura M.
    2016年電子情報通信ソサイエティ大会, 20 Sep. 2016, Japanese
    20 Sep. 2016 - 23 Sep. 2016, 北海道大学, 札幌, [Domestic Conference]
  • 高エネルギー効率プロセッサの実現に向けたナイーブベイズ分類器による動的分岐予測               
    Hida I., Ikebe M., Asai T., Motomura M.
    2016年電子情報通信ソサイエティ大会, 20 Sep. 2016, Japanese
    20 Sep. 2016 - 23 Sep. 2016, 北海道大学, 札幌, [Domestic Conference]
  • 電解重合法により成長するPEDOT:PSSワイヤーの伝導特性評価               
    Hikita W., Akai-Kasaya M., Kuwahara Y., Asai T.
    第77回応用物理学会秋季学術講演会, 13 Sep. 2016, Japanese
    13 Sep. 2016 - 16 Sep. 2016, 朱鷺メッセ, 新潟, [Domestic Conference]
  • Motion-vector estimation and cognitive classification on an image sensor/processor 3D stacked system featuring ThruChip interfaces               
    Asai T., Mori M., Itou T., Take Y., Ikebe M., Kuroda T., Motomura M.
    European Solid-State Circuits Conference 2016, 12 Sep. 2016, English
    12 Sep. 2016 - 15 Sep. 2016, Swisstech Convention Centre, Lausanne, Switzerland, [International presentation]
  • 黒目中心検出のためのハードウェア指向セルオートマトンモデルとその低電力アーキテクチャ               
    Iwamaru N., Ikebe M., Asai T., Motomura M.
    2016年 電子情報通信学会NOLTAソサイエティ大会, 12 Jun. 2016, Japanese
    12 Jun. 2016 - 12 Jun. 2016, 東京理科大学葛飾キャンパス, 東京, [Domestic Conference]
  • 学習型ハードウェアとその応用・発展の展望               
    Asai T.
    第9回情報ネットワーク科学研究会, 27 May 2016, Japanese
    27 May 2016 - 27 May 2016, Tokyo Metropolitan University, Tokyo, Japan, [Invited], [Domestic Conference]
  • Memory-error tolerance of scalable and highly parallel architecture for restricted Boltzmann machines in deep belief network               
    Ueyoshi K., Marukame T., Asai T., Motomura M., Schmid A.
    IEEE International Symposium on Circuits and Systems, 22 May 2016, English
    22 May 2016 - 25 May 2016, Montreal Sheraton Center, Montreal, Canada, [International presentation]
  • シナプス可塑性・学習を模倣する分子配線ニューラルネットワークへの取り組み               
    Akai-Kasaya M., Asai T.
    応用物理学会 第10回集積化MEMS技術研究会, 20 May 2016, Japanese
    20 May 2016 - 20 May 2016, The University of Tokyo, Tokyo, Japan, [Invited], [Domestic Conference]
  • FPGAによる多重ハッシュを用いた頻出アイテムセットマイニングのストリームプロセッシング               
    Yamamoto K., Sadahisa T., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会, 19 May 2016, Japanese
    19 May 2016 - 20 May 2016, 富士通研究所, 川崎, [Domestic Conference]
  • 長期時系列予測が可能な順伝播時系列メモリネットワークのFPGAアーキテクチャ               
    Orimo K., Ando K., Ueyoshi K., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会, 19 May 2016, Japanese
    19 May 2016 - 20 May 2016, 富士通研究所, 川崎, [Domestic Conference]
  • 深層畳込みニューラルネットワークに向けたデータ流再構成型演算器アレイアーキテクチャ               
    Ando K., Orimo K., Ueyoshi K., Asai T., Motomura M.
    電子情報通信学会リコンフィギャラブルシステム研究会, 19 May 2016, Japanese
    19 May 2016 - 20 May 2016, 富士通研究所, 川崎, [Domestic Conference]
  • 脳信号の異常判定をモチーフとしたDeep Learningハードのエラー耐性解析               
    Marukame T., Schmid A., Ueyoshi K., Asai T.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • 局所移動平均曲線を用いた低レイテンシ除算器の構成               
    Fu Y., Ikebe M., Asai T.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • 4K/8K解像度向け省メモリ・高速単一画像超解像               
    Kusano H., Ikebe M., Asai T.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • 並列・スケーラブルな制約付きボルツマンマシンのハードウェア実装におけるメモリエラー耐性評価               
    Ueyoshi K., Marukame T., Asai T., Motomura M., Schmid A.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • 時系列予測ニューラルネットワークのFPGAアーキテクチャ               
    Orimo K., Ando K., Ueyoshi K., Asai T., Motomura M.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • 深層畳込みニューラルネットワークのアレイ型並列演算LSIアーキテクチャ               
    Ando K., Orimo K., Ueyoshi K., Asai T., Motomura M.
    LSIとシステムのワークショップ, 16 May 2016, Japanese
    16 May 2016 - 17 May 2016, 東京大学生産技術研究所, 東京, [Domestic Conference]
  • Hardware architecture for online frequent items mining with memory-efficient data structure               
    Yamamoto K., Asai T., Motomura M.
    COOL Chips XIX, 20 Apr. 2016, English
    20 Apr. 2016 - 22 Apr. 2016, Yokohama Media & Communications Center, Yokohama, Japan, [International presentation]
  • エマージングデバイス(ERD):デバイス技術が進むべき道               
    Shinada T., Asai T., Higashi Y., Yagami K.
    2015年度STRJワークショップ, 04 Mar. 2016, Japanese
    04 Mar. 2016 - 04 Mar. 2016, Kokuyo Hall, Tokyo, Japan, [Invited], [Domestic Conference]
  • Design of single-electron 'slime mold' circuit for single-molecule device               
    Satomi K., Asai T., Oya T.
    International Chemical Congress of Pacific Basin Societies 2015, 15 Dec. 2015, English
    15 Dec. 2015 - 20 Dec. 2015, Hawaii Convention Center, Honolulu, USA, [International presentation]
  • Design of nano-electronic neural-network associative memory circuit for single-molecule devices               
    Takano M., Asai T., Oya T.
    International Chemical Congress of Pacific Basin Societies 2015, 15 Dec. 2015, English
    15 Dec. 2015 - 20 Dec. 2015, Hawaii Convention Center, Honolulu, USA, [International presentation]
  • Design of thermal-noise-harnessing neuromorphic nano-electronic circuit based on axon of neuron for single-molecule device               
    Hirashima R., Asai T., Oya T.
    International Chemical Congress of Pacific Basin Societies 2015, 15 Dec. 2015, English
    15 Dec. 2015 - 20 Dec. 2015, Hawaii Convention Center, Honolulu, USA, [International presentation]
  • Design of new logic circuit mimicking soldier crab ball gate for single-molecule device               
    Hamana Y., Asai T., Oya T.
    International Chemical Congress of Pacific Basin Societies 2015, 15 Dec. 2015, English
    15 Dec. 2015 - 20 Dec. 2015, Hawaii Convention Center, Honolulu, USA, [International presentation]
  • Neuromorphic circuits and devices exploiting noise and fluctuations               
    Asai T., Kasai S.
    2015 International Symposium on Nonlinear Theory and its Applications, 01 Dec. 2015, English
    01 Dec. 2015 - 04 Dec. 2015, City University of Hong Kong, Hong Kong, China, [International presentation]
  • Motion vector estimation of textureless objects exploiting reaction-diffusion cellular automata               
    Ushida M., Ishimura K., Schmid A., Asai T., Motomura M.
    2015 International Symposium on Nonlinear Theory and its Applications, 01 Dec. 2015, English
    01 Dec. 2015 - 04 Dec. 2015, City University of Hong Kong, Hong Kong, China, [International presentation]
  • アンチエイリアジングを用いた4K/8K対応の低メモリ・高速単一画像超解像               
    Kusano H., Ikebe M., Asai T., Motomura M.
    STARCフォーラム2015, 27 Nov. 2015, Japanese
    27 Nov. 2015 - 27 Nov. 2015, 新横浜国際ホテル, 横浜, [Domestic Conference]
  • Machine learning systems on FPGA/VLSI and their potential applications               
    Asai T.
    CiNet Friday Lunch Seminar, 27 Nov. 2015, English
    27 Nov. 2015 - 27 Nov. 2015, NICT, Suita, Japan, [Invited], [International presentation]
  • ニューロチップ概要 〜歴史と流派、現在の動向と可能性のある未来〜               
    Asai T.
    STARCアドバンストセミナー ニューロチップ1〜概要/回路アーキテクチャ〜, 06 Nov. 2015, Japanese
    06 Nov. 2015 - 06 Nov. 2015, 川崎市産業振興会館, Tokyo, Japan, [Invited], [Domestic Conference]
  • 連想記憶ニューラルネットワークの粗粒デバイスへの実装検討               
    Takano M., Asai T., Oya T.
    分子アーキテクトニクス研究会第6回研究会, 23 Oct. 2015, Japanese
    23 Oct. 2015 - 24 Oct. 2015, 京都大学桂キャンパスローム記念館, 京都市, [Domestic Conference]
  • カーボンナノチューブ・ポリ酸ランダムネットワークより発 生するニューロン様パルス信号               
    Tanaka H., Pandey R.R., Fu L., Yoshizu K., Tamukoh H., Asai T., Hong L., Ogawa T.
    第6回分子アーキテクトニクス研究会, 23 Oct. 2015, Japanese
    23 Oct. 2015 - 24 Oct. 2015, ROHM Plaza, Kyoto, Japan, [Invited], [Domestic Conference]
  • A self-organizing model of spatial patterns and its evaluation towards motion detection of textureless objects               
    Ushida M., Asai T.
    CiNet Faculty Seminar, 14 Sep. 2015, English
    14 Sep. 2015 - 14 Sep. 2015, NICT, Suita, Japan, [Invited], [International presentation]
  • CMOSイメージセンサ用低電力間欠動作カラムTDC               
    Uchida D., Ikebe M., Someya M., Chikuda S., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, 08 Sep. 2015, Japanese
    08 Sep. 2015 - 11 Sep. 2015, 東北大学, 仙台, [Domestic Conference]
  • FPGAと人工ニューラルネット               
    Asai T.
    第25回 日本神経回路学会 全国大会 企画シンポジウム〜高性能計算技術が加速する脳神経回路シミュレーション〜, 02 Sep. 2015, Japanese
    02 Sep. 2015 - 04 Sep. 2015, The University of Electro-Communications , Tokyo, Japan, [Invited], [Domestic Conference]
  • Design of slime-mold-inspired single-electron circuit               
    Satomi K., Asai T., Oya T.
    The 14th International Conference on Unconventional and Natural Computation, 31 Aug. 2015, English
    31 Aug. 2015 - 04 Sep. 2015, Centre for Discrete Mathematics and Theoretical Computer Science, Auckland, New Zealand, [International presentation]
  • Design of nano-electronic neural-network associative memory circuit               
    Takano M., Asai T., Oya T.
    The 14th International Conference on Unconventional and Natural Computation, 31 Aug. 2015, English
    31 Aug. 2015 - 04 Sep. 2015, Centre for Discrete Mathematics and Theoretical Computer Science, Auckland, New Zealand, [International presentation]
  • 無地物体の動き検出に向けた空間パターンの自己組織化モデルとその性能評価               
    Ushida M., Ishimura K., Schmid A., Asai T., Motomura M.
    IEICE NetSci-CCS合同ワークショップ, 06 Aug. 2015, Japanese
    06 Aug. 2015 - 07 Aug. 2015, 第一滝本館, 登別市, [Domestic Conference]
  • Image sensor/digital logic 3D stacked module featuring inductive coupling channels for high speed/low-noise image transfer               
    Ikebe M., Uchida D., Take Y., Someya M., Chikuda S., Matsuyama K., Asai T., Kuroda T., Motomura M.
    2015 Symposia on VLSI Technology and Circuits, 15 Jun. 2015, English
    15 Jun. 2015 - 19 Jun. 2015, Rihga Royal Hotel, Kyoto, Japan, [International presentation]
  • Emerging computation on single electron circuits and devices               
    Oya T., Asai T.
    The 3rd Bilateral Italy-Japan Seminar of Silicon Nanoelectronics for Advanced Applications, 17 Jun. 2015, English
    17 Jun. 2015 - 17 Jun. 2015, Campus Plaza Kyoto, Kyoto, Japan, [Invited], [International presentation]
  • 頻出アイテムセットマイニング高速化のためのストリームプロセッサ               
    Yamamoto K., Sadahisa T., Kim D., Fukuda E.S., Asai T., Motomura M.
    LSIとシステムのワークショップ, 11 May 2015, Japanese
    11 May 2015 - 13 May 2015, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 深層学習プロセッサ実現に向けた制約付きボルツマンマシンの並列・スケーラブルアーキテクチャ               
    Ueyoshi K., Asai T., Motomura M.
    LSIとシステムのワークショップ, 11 May 2015, Japanese
    11 May 2015 - 13 May 2015, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 二重ハッシングによる類似検索ハードウェアアーキテクチャのFPGA実装               
    Sadahisa T., Yamamoto K., Asai T., Motomura M.
    LSIとシステムのワークショップ, 11 May 2015, Japanese
    11 May 2015 - 13 May 2015, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 無地物体の奥行き検出に向けたパターン生成アルゴリズムとそのLSIアーキテクチャ               
    Ishimura K., Ushida M., Schmid A., Asai T., Motomura M.
    LSIとシステムのワークショップ, 11 May 2015, Japanese
    11 May 2015 - 13 May 2015, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 機械学習のデジタル実装と応用               
    Asai T.
    東北大学電気通信研究所 ブレインウェア工学研究会, 28 Apr. 2015, Japanese
    28 Apr. 2015 - 28 Apr. 2015, Tohoku University, Sendai, Japan, [Invited], [Domestic Conference]
  • An accelerator for frequent Itemset mining from data stream with parallel item tree               
    Yamamoto K., Fukuda E.S., Asai T., Motomura M.
    The 19th Workshop on Synthesis And System Integration of Mixed Information Technologies, 16 Mar. 2015, English
    16 Mar. 2015 - 17 Mar. 2015, Evergreen Resort Hotel, Yilan, Taiwan, [International presentation]
  • Locality-Sensitive HashingのスケーラブルなハードウェアアーキテクチャのFPGA実装               
    Sadahisa T., Yamamoto K., Kim D., Fukuda E.S., Asai T., Motomura M.
    電子情報通信学会総合大会, 10 Mar. 2015, Japanese
    10 Mar. 2015 - 13 Mar. 2015, 立命館大学びわこ・くさつキャンパス, 草津, [Domestic Conference]
  • ERD動向とERD×エマージングアーキテクチャ               
    Shinada T., Asai T., Tatsumura K., Hara-Azumi Y., Yagami K.
    2014年度STRJワークショップ, 06 Mar. 2015, Japanese
    06 Mar. 2015 - 06 Mar. 2015, Kokuyo Hall, Tokyo, Japan, [Invited], [Domestic Conference]
  • A reaction-diffusion algorithm for texture generation towards motion-vector estimation of textureless-objects               
    Ushida M., Ishimura K., Asai T., Motomura M.
    2015 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 27 Feb. 2015, English
    27 Feb. 2015 - 02 Mar. 2015, Universiti Teknologi Malaysia, Kuala Lumpur, Malaysia, [International presentation]
  • Scalable and highly-parallel architecture for restricted boltzmann machines               
    Ueyoshi K., Asai T., Motomura M.
    2015 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 27 Feb. 2015, English
    27 Feb. 2015 - 02 Mar. 2015, Universiti Teknologi Malaysia, Kuala Lumpur, Malaysia, [International presentation]
  • A new architecture for feature extraction to perform machine learning by using motion vectors and its implementation in an FPGA               
    Itou T., Mori M., Ikebe M., Asai T., Kuroda T., Motomura M.
    2015 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 27 Feb. 2015, English
    27 Feb. 2015 - 02 Mar. 2015, Universiti Teknologi Malaysia, Kuala Lumpur, Malaysia, [International presentation]
  • 動きベクトルの機械学習アーキテクチャとそのFPGA実装               
    Mori M., Itou T., Ikebe M., Asai T., Kuroda T., Motomura M.
    STARCシンポジウム2015, 30 Jan. 2015, Japanese
    30 Jan. 2015 - 30 Jan. 2015, 新横浜国際ホテル, 横浜, [Domestic Conference]
  • Achieving higher performance of memcached by caching at network interface               
    Fukuda E.S., Inoue H., Takenaka T., Kim D., Sadahisa T., Asai T., Motomura M.
    2014 International Conference on Field Programmable Technology, 10 Dec. 2014, English
    10 Dec. 2014 - 12 Dec. 2014, Parkyard Hotel, Shanghai, China, [International presentation]
  • セルオートマトンの集積回路化とその技術動向               
    Asai T.
    明治大学先端数理科学インスティテュート現象数理学研究拠点研究集会「セルオートマトンが拓く現象数理学」, 04 Dec. 2014, Japanese
    04 Dec. 2014 - 05 Dec. 2014, Meiji University, Tokyo, Japan, [Invited], [Domestic Conference]
  • Signal amplification by circular single-electron oscillator network with stochastic resonance               
    Otake H., Ishimura K., Asai T., Oya T.
    8th International Conference on Bio-inspired Information and Communications Technologies, 01 Dec. 2014, English
    01 Dec. 2014 - 03 Dec. 2014, UMass Club, Boston, U.S.A., [International presentation]
  • 不揮発性メモリ搭載マイコンの低電力化を目的とした透過型命令キャッシュの提案と評価               
    Kim D., Hida I., Asai T., Motomura M.
    電子情報通信学会集積回路研究会・コンピュータシステム研究会合同 平成26年度若手研究会, 01 Dec. 2014, Japanese
    01 Dec. 2014 - 02 Dec. 2014, 機械振興会館, 東京, [Domestic Conference]
  • 類似検索を行うLocality-Sensitive Hashingのスケーラブルなハードウェアアーキテクチャ               
    Sadahisa T., Yamamoto K., Kim D., Fukuda E.S., Asai T., Motomura M.
    電子情報通信学会集積回路研究会・コンピュータシステム研究会合同 平成26年度若手研究会, 01 Dec. 2014, Japanese
    01 Dec. 2014 - 02 Dec. 2014, 機械振興会館, 東京, [Domestic Conference]
  • Study on Electropolymerization Micro-wiring System Imitating Axonal Growth of Artificial Neurons towards Machine Learning               
    Tuan D.N., Akai-Kasaya M., Asai T., Saito A., Kuwahara Y.
    2nd International Symposium on the Functionality of Organized Nanostructures (FON'14), 26 Nov. 2014, English
    26 Nov. 2014 - 28 Nov. 2014, National Museum of Emerging Science and Innovation (Miraikan), Tokyo, Japan, [International presentation]
  • ニューラルネットワーク動作をするBelousov-Zhabotinsky反応               
    Oya T., Asai T.
    第5回分子アーキテクトニクス研究会, 25 Nov. 2014, Japanese
    25 Nov. 2014 - 26 Nov. 2014, 大阪大学豊中キャンパス, 大阪, [Domestic Conference]
  • A study of transparent on-chip instruction cache for NV microcontrollers               
    Kim D., Hida I., Fukuda E.S., Asai T., Motomura M.
    7th International Conference on Advances in Circuits, Electronics and Micro-electronics, 16 Nov. 2014, English
    16 Nov. 2014 - 20 Nov. 2014, Mercure Lisboa, Lisbon, Portugal, [International presentation]
  • A 4.5 to 13 times energy-efficient embedded microprocessor with mainly-static/partially-dynamic reconfigurable array accelerator               
    Hida I., Kim D., Asai T., Motomura M.
    Asian Solid-State Circuits Conference 2014, 10 Nov. 2014, English
    10 Nov. 2014 - 12 Nov. 2014, 85 Sky Tower Hotel, KaoHsiung, Taiwan, [International presentation]
  • Hardware architecture for accelerating key-value retrieval implemented on FPGA               
    Kim D., Fukuda E.S., Sadahisa T., Asai T., Motomura M.
    3rd Japan-Korea Joint Workshop on Complex Communication Sciences, 27 Oct. 2014, English
    27 Oct. 2014 - 28 Oct. 2014, Paradise Hotel, Busan, Korea, [International presentation]
  • Study on Electro-polymerization Wiring System Imitating Axonal Growth of Artificial Neurons towards Machine Learning               
    Tuan D.N., Akai-Kasaya M., Asai T., Saito A., Kuwahara Y.
    2014年 第75回応用物理学会秋季学術講演会, 17 Sep. 2014, Japanese
    17 Sep. 2014 - 20 Sep. 2014, 北海道大学, 札幌, [Domestic Conference]
  • 環状単電子振動子アレイにおける確率共鳴               
    Otake H., Ishimura K., Asai T., Oya T.
    2014年 第75回応用物理学会秋季学術講演会, 17 Sep. 2014, Japanese
    17 Sep. 2014 - 20 Sep. 2014, 北海道大学, 札幌, [Domestic Conference]
  • Study on electro-polymerization wiring system imitating axonal growth of artificial neurons towards machine learning               
    Tuan D.N., Akai-Kasaya M., Asai T., Saito A., Kuwahara Y.
    2014年度精密工学会秋季大会学術講演会, 16 Sep. 2014, Japanese
    16 Sep. 2014 - 18 Sep. 2014, 鳥取大学, 鳥取, [Domestic Conference]
  • Stochastic resonance in a unidirectional network of nonlinear oscillators driven by internal noise               
    Ishimura K., Komuro K., Schmid A., Asai T., Motomura M.
    2014 International Symposium on Nonlinear Theory and its Applications, 14 Sep. 2014, English
    14 Sep. 2014 - 18 Sep. 2014, Cinema of Bourbaki Panorama, Luzern, Switzerland, [International presentation]
  • Dual-rail asynchronous pipeline based on stochastic resonance logic gates               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    2014 International Symposium on Nonlinear Theory and its Applications, 14 Sep. 2014, English
    14 Sep. 2014 - 18 Sep. 2014, Cinema of Bourbaki Panorama, Luzern, Switzerland, [International presentation]
  • Single-walled carbon nanotube devices exhibiting collective stochastic resonance               
    Akai-Kasaya M., Setiadi A., Asai T., Kuwahara Y.
    2014 International Symposium on Nonlinear Theory and its Applications (NOLTA 2014), 14 Sep. 2014, English
    14 Sep. 2014 - 18 Sep. 2014, Cinema of Bourbaki Panorama, Luzern, Switzerland, [Invited], [International presentation]
  • Caching memcached at reconfigurable network interface               
    Fukuda E.S., Inoue H., Takenaka T., Kim D., Sadahisa T., Asai T., Motomura M.
    24th International Conference on Field Programmable Logic and Applications, 02 Sep. 2014, English
    02 Sep. 2014 - 04 Sep. 2014, Technische Universität München, Munich, Germany, [International presentation]
  • Study of stochastic resonance in a circular single-electron oscillator array               
    Otake H., Ishimura K., Asai T., Oya T.
    5th International Conference on Nanotechnology: Fundamentals and Applications, 11 Aug. 2014, English
    11 Aug. 2014 - 13 Aug. 2014, Clarion Congress Hotel Prague, Prague, Czech Republic, [International presentation]
  • 興奮性媒体の自発的活動による自己確率共鳴               
    Ishimura K., Komuro K., Schmid A., Asai T., Motomura M.
    第3回 情報ネットワーク科学研究会・複雑コミュニケーションサイエンス研究会合同ワークショップ, 07 Aug. 2014, Japanese
    07 Aug. 2014 - 08 Aug. 2014, 丸駒温泉, 千歳, [Domestic Conference]
  • A Memristor ---the Fourth Fundamental Circuit Element--- and its Application to Unconventional Computation               
    Asai T.
    The 6th IEEE International Nanoelectronics Conference 2014, 28 Jul. 2014, English
    28 Jul. 2014 - 31 Jul. 2014, Hokkaido University, Sapporo, Japan, [Invited], [International presentation]
  • Study of thermal-noise-assisted signal propagation of neuromorphic single-electron circuit               
    Hirashima R., Asai T., Oya T.
    2014 International Conference on Parallel and Distributed Processing Techniques and Applications, 21 Jul. 2014, English
    21 Jul. 2014 - 24 Jul. 2014, Monte Carlo Resort, Las Vegas, U.S.A., [International presentation]
  • Study of single-electron DOMINO logic circuit               
    Otake H., Asai T., Oya T.
    2014 International Conference on Parallel and Distributed Processing Techniques and Applications, 21 Jul. 2014, English
    21 Jul. 2014 - 24 Jul. 2014, Monte Carlo Resort, Las Vegas, U.S.A., [International presentation]
  • Asynchronous digital circuits based on stochastic resonance for coarse-grained/low-voltage devices               
    Gonzalez-Carabarin L., Asai T.
    CMOS Emerging Technologies Research 2014 Symposium, 07 Jul. 2014, English
    07 Jul. 2014 - 08 Jul. 2014, MINATEC, Grenoble, France, [Invited], [International presentation]
  • Molecular neuromorphic learning systems consisting of synaptic devices on high-conductive polypyrrole films               
    Akai-Kasaya M., Tuan D.N., Asai T., Yamamoto S., Saito A., Kuwahara Y.
    CMOS Emerging Technologies Research 2014 Symposium, 07 Jul. 2014, English
    07 Jul. 2014 - 08 Jul. 2014, MINATEC, Grenoble, France, [Invited], [International presentation]
  • 反応拡散モデルを応用した生物的ステガノグラフィシステムとその回路実装               
    Komuro K., Ishimura K., Asai T., Motomura M.
    文部科学省科学研究費補助金「新学術領域研究」分子アーキテクトニクス領域会議, 06 Jun. 2014, Japanese
    06 Jun. 2014 - 07 Jun. 2014, 天童温泉「滝の湯」, 山形, [Domestic Conference]
  • 興奮場における持続的集団ノイズ生成のメカニズム:外部雑音源を使わない確率共鳴               
    Ishimura K., Komuro K., Asai T., Motomura M.
    文部科学省科学研究費補助金「新学術領域研究」分子アーキテクトニクス領域会議, 06 Jun. 2014, Japanese
    06 Jun. 2014 - 07 Jun. 2014, 天童温泉「滝の湯」, 山形, [Domestic Conference]
  • Noise-driven computing architectures for coarse-grained devices towards molecular architectonics               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    文部科学省科学研究費補助金「新学術領域研究」分子アーキテクトニクス領域会議, 06 Jun. 2014, Japanese
    06 Jun. 2014 - 07 Jun. 2014, 天童温泉「滝の湯」, 山形, [Domestic Conference]
  • 環状単電子振動子ネットワークにおける確率共鳴               
    Otake H., Ishimura K., Asai T., Oya T.
    文部科学省科学研究費補助金「新学術領域研究」分子アーキテクトニクス領域会議, 06 Jun. 2014, Japanese
    06 Jun. 2014 - 07 Jun. 2014, 天童温泉「滝の湯」, 山形, [Domestic Conference]
  • イメージセンサ用複数位相型TDCに向けたCDS機構               
    Watanabe K., Uchida D., Someya M., Ikebe M., Asai T., Motomura M.
    LSIとシステムのワークショップ, 26 May 2014, Japanese
    26 May 2014 - 28 May 2014, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 組み込みプロセッサの低電力化に向けた限定的動的再構成アクセラレータの設計と評価               
    Hida I., Hirao T., Kim D., Asai T., Motomura M.
    LSIとシステムのワークショップ, 26 May 2014, Japanese
    26 May 2014 - 28 May 2014, 北九州国際会議場, 北九州市, [Domestic Conference]
  • 統計的解析法に耐性のあるステガノグラフィアルゴリズムとそのFPGA実装               
    Ishimura K., Komuro K., Schmid A., Asai T., Motomura M.
    LSIとシステムのワークショップ, 26 May 2014, Japanese
    26 May 2014 - 28 May 2014, 北九州国際会議場, 北九州市, [Domestic Conference]
  • Mismatch-tolerant stochastic logic gates and their application to low-power asynchronous VLSI circuits               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    LSIとシステムのワークショップ, 26 May 2014, Japanese
    26 May 2014 - 28 May 2014, 北九州国際会議場, 北九州市, [Domestic Conference]
  • Trends in neuromorphic enginnering towards nanoelectronic brain machines               
    Asai T.
    The 10th International Nanotechnology Conference on Communication and Cooperation, 13 May 2014, English
    13 May 2014 - 16 May 2014, NIST, Maryland, U.S.A., [Invited], [International presentation]
  • 実データ統計を用いた動的なMemcached評価用ロードジェネレータ               
    Sadahisa T., Fukuda E.S., Asai T., Motomura M.
    電子情報通信学会総合大会, 18 Mar. 2014, Japanese
    18 Mar. 2014 - 21 Mar. 2014, 新潟大学 五十嵐キャンパス, 新潟, [Domestic Conference]
  • Stochastic Circuit Design for Molecular Architectonics               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    第4回分子アーキテクトニクス研究会, 11 Mar. 2014, Japanese
    11 Mar. 2014 - 12 Mar. 2014, 東京大学山上会館, 東京, [Domestic Conference]
  • ERD動向とERDのためのEmergingアーキテクチャ               
    Asai T., Shinada T., Tatsumura K., Yagami K.
    2013年度STRJワークショップ, 07 Mar. 2014, Japanese
    07 Mar. 2014 - 07 Mar. 2014, Kokuyo Hall, Tokyo, Japan, [Invited], [Domestic Conference]
  • FPGA-based design for motion-vector estimation exploiting high-speed imaging and its application to machine learning               
    Mori M., Itou T., Ikebe M., Asai T., Kuroda T., Motomura M.
    2014 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 28 Feb. 2014, English
    28 Feb. 2014 - 03 Mar. 2014, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • FPGA implementation of a memory-efficient stereo vision algorithm based on 1-D guided filtering               
    Sanada Y., Ohata K., Ogaki T., Matsuyama K., Ohira T., Chikuda S., Igarashi M., Kuroda T., Ikebe M., Asai T., Motomura M.
    2014 International Conference on Circuits, Systems, and Control, 22 Feb. 2014, English
    22 Feb. 2014 - 24 Feb. 2014, Lindner Grand Hotel Beau Rivage, Interlaken, Switzerland, [International presentation]
  • 省メモリ指向ステレオマッチングアルゴリズムのLSIアーキテクチャ               
    Matsuyama K., Sanada Y., Ohata K., Ohira T., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M., Kuroda T.
    STARCシンポジウム2014, 29 Jan. 2014, Japanese
    29 Jan. 2014 - 29 Jan. 2014, 新横浜国際ホテル, 横浜, [Domestic Conference]
  • 高速撮像を前提とする動きベクトル演算の簡素化アーキテクチャとその機械学習応用               
    Mori M., Itou T., Ikebe M., Asai T., Kuroda T., Motomura M.
    電子情報通信学会 集積回路研究会 学生・若手研究会, 28 Jan. 2014, Japanese
    28 Jan. 2014 - 29 Jan. 2014, 京都大学, 京都, [Domestic Conference]
  • 二重キャッシングによるMemcached高速化の提案               
    Fukuda E.S., Sadahisa T., Inoue H., Takenaka T., Asai T., Motomura M.
    電子情報通信学会 リコンフィギャラブルシステム研究会, 28 Jan. 2014, Japanese
    28 Jan. 2014 - 29 Jan. 2014, 慶応義塾大学, 日吉, [Domestic Conference]
  • 命令キャッシュ導入によるフラッシュメモリ搭載マイコンの低電力化               
    Kim D., Hirao T., Hida I., Asai T., Motomura M.
    情報処理学会 計算機アーキテクチャ研究会, 23 Jan. 2014, Japanese
    23 Jan. 2014 - 24 Jan. 2014, 東京工業大学, 東京, [Domestic Conference]
  • A restricted dynamically reconfigurable architecture for low power processors               
    Hirao T., Kim D., Hida I., Asai T., Motomura M.
    2013 International Conference on ReConFigurable Computing and FPGAs, 09 Dec. 2013, English
    09 Dec. 2013 - 11 Dec. 2013, Hotel Iberostar Cancun, Cancun, Mexico, [International presentation]
  • Hardware-oriented stereo vision algorithm based on 1-D guided filtering and its FPGA implementation               
    Ohata K., Sanada Y., Ogaki T., Matsuyama K., Ohira T., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M., Kuroda T.
    2013 IEEE International Conference on Electronics, Circuits, and Systems, 08 Dec. 2013, English
    08 Dec. 2013 - 11 Dec. 2013, Yas Viceroy Hotel, Abu Dhabi, UAE, [International presentation]
  • 縞・斑点画像を生成/修復する反応拡散モデルのFPGA実装               
    Ishimura K., Komuro K., Schmid A., Asai T., Motomura M.
    第3回バイオメトリクスと認識・認証シンポジウム, 26 Nov. 2013, Japanese
    26 Nov. 2013 - 27 Nov. 2013, 日本科学未来館, 東京, [Domestic Conference]
  • ハードウェア向け反応拡散モデルの電子透かし応用とそのFPGA実装               
    Komuro K., Ishimura K., Schmid A., Asai T., Motomura M.
    計測自動制御学会 システム・情報部門 学術講演会 2013, 18 Nov. 2013, Japanese
    18 Nov. 2013 - 20 Nov. 2013, ピアザ淡海, 大津, [Domestic Conference]
  • A restricted dynamically reconfigurable architecture for low power processors               
    Hirao T., Kim D., Hida I., Asai T., Motomura M.
    18th Workshop on Synthesis And System Integration of Mixed Information Technologies, 21 Oct. 2013, English
    21 Oct. 2013 - 22 Oct. 2013, Hotel Sapporo Garden Palace, Sapporo, Japan, [International presentation]
  • High level synthesis with stream query to C parser: Eliminating hardware development difficulties for software developers               
    Fukuda E.S., Takenaka T., Inoue H., Kawashima H., Asai T., Motomura M.
    18th Workshop on Synthesis And System Integration of Mixed Information Technologies, 21 Oct. 2013, English
    21 Oct. 2013 - 22 Oct. 2013, Hotel Sapporo Garden Palace, Sapporo, Japan, [International presentation]
  • Noise-driven computing for CMOS and coarse-grained devices               
    Asai T.
    Faculty of Information Technology and Bionics, Pazmany Peter Catholic University, 11 Oct. 2013, English
    11 Oct. 2013 - 11 Oct. 2013, Peter Pazmany Catholic University, Budapest, Hungary, [Invited], [International presentation]
  • FPGA implementation of 60-FPS QVGA-to-VGA single-image super resolution               
    Chikuda S., Ohira T., Sanada Y., Igarashi M., Ikebe M., Asai T., Motomura M.
    2013 International Conference on Solid State Devices and Materials, 24 Sep. 2013, English
    24 Sep. 2013 - 27 Sep. 2013, Hilton Fukuoka Sea Hawk, Fukuoka, Japan, [International presentation]
  • 低消費電力プロセッサのための限定的動的再構成アーキテクチャ               
    Hirao T., Kim D., Hida I., Asai T., Motomura M.
    電子情報通信学会 リコンフィギャラブルシステム研究会, 18 Sep. 2013, Japanese
    18 Sep. 2013 - 19 Sep. 2013, 北陸先端科学技術大学院大学, 能美, [Domestic Conference]
  • リコンフィギュラブルハードウェアを用いた高速ストリーム処理の一検討               
    Fukuda E.S., Kawashima H., Inoue H., Fujii T., Furuta K., Asai T., Motomura M.
    電子情報通信学会 リコンフィギャラブルシステム研究会, 18 Sep. 2013, Japanese
    18 Sep. 2013 - 19 Sep. 2013, 北陸先端科学技術大学院大学, 能美, [Domestic Conference]
  • Image steganography based on hardware-oriented reaction-diffusion models               
    Ishimura K., Schmid A., Asai T., Motomura M.
    2013 International Symposium on Nonlinear Theory and its Applications, 08 Sep. 2013, English
    08 Sep. 2013 - 12 Sep. 2013, Santa Fe Community Convention Center, Santa Fe, U.S.A., [International presentation]
  • Asynchronous digital circuit design using noise-driven stochastic gates               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    2013 International Symposium on Nonlinear Theory and its Applications, 08 Sep. 2013, English
    08 Sep. 2013 - 12 Sep. 2013, Santa Fe Community Convention Center, Santa Fe, U.S.A., [International presentation]
  • 反応拡散系を模する半導体デバイスとその応用               
    Asai T.
    The 2nd German-Japanese Workshop on Nonlinear Sciences and KANSEI-Informatics(研究集会:非線形科学の基礎から新しい情報科学・感性科学 の構築へむけて), 29 Aug. 2013, Japanese
    29 Aug. 2013 - 30 Aug. 2013, Hotel Centcore Yamaguchi, Yamaguchi, Japan, [Invited], [Domestic Conference]
  • ハードウェア指向ステレオマッチングアルゴリズムのアーキテクチャとそのFPGA実装               
    Matsuyama K., Sanada Y., Ohata K., Ogaki T., Ohira T., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M., Kuroda T.
    VDECデザイナーズフォーラム2013, 25 Aug. 2013, Japanese
    25 Aug. 2013 - 26 Aug. 2013, 東京大学武田先端知ビル, 東京, [Domestic Conference]
  • ゆらぎ利用しきい論理素子による非同期式論理回路の設計               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    2013年度第2回電子情報通信学会 NetSci/CCS研究会 合同ワークショップ, Aug. 2013, Japanese
    新篠津, [Domestic Conference]
  • Towards asynchronous digital circuit design based on stochastic resonance               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    1st International Conference on Nanoenergy, 10 Jul. 2013, English
    10 Jul. 2013 - 13 Jul. 2013, Hotel Gio, Perugia, Italy, [International presentation]
  • Image steganography on digital reaction-diffusion processor               
    Ishimura K., Schmid A., Asai T., Motomura M.
    Nonlinear Dynamics of Electronic Systems 2013, 10 Jul. 2013, English
    10 Jul. 2013 - 12 Jul. 2013, Palazzo Ateneo, Bari, Italy, [International presentation]
  • Dynamical system design for silicon neurons using phase reduction approach               
    Nakada K., Miura K., Asai T.
    35th Annual International Conference of the IEEE Engineering in Medicine and Biology Society, 03 Jul. 2013, English
    03 Jul. 2013 - 07 Jul. 2013, Osaka International Convention Center, Osaka, Japan, [International presentation]
  • Exploiting hardware reconfigurability on window join               
    Fukuda E.S., Kawashima H., Inoue H., Asai T., Motomura M.
    2013 International Conference on High Performance Computing & Simulation, 01 Jul. 2013, English
    01 Jul. 2013 - 05 Jul. 2013, Hilton Strand Hotel, Helsinki, Finland, [International presentation]
  • ハードウェア実装に向けた反応拡散ステガノグラフィモデル               
    Ishimura K., Schmid A., Asai T., Motomura M.
    2013年度第1回電子情報通信学会複雑コミュニケーションサイエンス時限研究会, Jun. 2013, Japanese
    草津, [Domestic Conference]
  • 位位相縮約法によるシリコンニューロンのダイナミカルシステムデザイン               
    Nakada K., Miura K., Asai T.
    Neuro 2013, Jun. 2013, Japanese
    京都, [Domestic Conference]
  • C言語による動的リコンフィギュラブルハードウェアへのWindow Joinの実装               
    Fukuda E.S., Kawashima H., Inoue H., Asai T., Motomura M.
    電子情報通信学会 情報ネットワーク研究会, Jun. 2013, Japanese
    福井, [Domestic Conference]
  • 確率共鳴現象の論理回路応用:粗粒素子は本当に使えるのか?               
    Asai T.
    第二回分子アーキテクトニクス研究会〜単一分子エレクトロニクス研究の第3ステージへむけて, May 2013, Japanese
    東京, [Domestic Conference]
  • CMOSイメージセンサ用シングルスロープA/D変換器の高速化および低電力化               
    Someya M., Uchida D., Ikebe M., Motohisa J., Asai T., Motomura M.
    LSIとシステムのワークショップ, May 2013, Japanese
    北九州, [Domestic Conference]
  • 省メモリ指向一枚超解像 アーキテクチャとそのFPGA実装               
    Ohira T., Sanada Y., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M.
    LSIとシステムのワークショップ, May 2013, Japanese
    北九州, [Domestic Conference]
  • 低消費電力プロセッサのための限定的動的再構成アーキテクチャの提案               
    Hirao T., Adachi T., Asai T., Motomura M.
    先進的計算基盤システムシンポジウム, May 2013, Japanese
    仙台, [Domestic Conference]
  • Noise-driven computing for coarse-grained devices               
    Asai T.
    The 2nd Bilateral Italy-Japan Seminar of Silicon Nanoelectronics for Advanced Applications, 29 Apr. 2013, English
    29 Apr. 2013 - 30 Apr. 2013, Du Lac et Du Parc, Riva del Garda, Italy, [Invited], [International presentation]
  • 国際半導体ロードマップ(ITRS)〜新探求デバイス・アーキテクチャにおける脳型デバイス・コンピュータへの期待               
    Asai T.
    FIRST合原プロジェクトテーマワークショップ「神経ネットワークの数理モデルとその応用」, 26 Apr. 2013, Japanese
    26 Apr. 2013 - 26 Apr. 2013, University of Tokyo, Tokyo, Japan, [Invited], [Domestic Conference]
  • C-based adaptive stream processing on dynamically reconfigurable hardware: window join case study               
    Fukuda E.S., Kawashima H., Inoue H., Fujii T., Furuta K., Asai T., Motomura M.
    9th International Symposium on Applied Reconfigurable Computing, 25 Mar. 2013, English
    25 Mar. 2013 - 27 Mar. 2013, Courtyard Marriott Los Angeles, Los Angeles, U.S.A., [International presentation]
  • ゆらぎを利用する生物的情報処理とそのナノ集積システム応用               
    Asai T.
    日本化学会第93春季年会シンポジウム講演「エレクトロニクスの新パラダイム」, 22 Mar. 2013, Japanese
    22 Mar. 2013 - 25 Mar. 2013, Ritsumeikan University, Shiga, Japan, [Invited], [Domestic Conference]
  • 新概念アーキテクチャ:考え方と新規デバイスの利用機会               
    Asai T.
    電子情報通信学会総合大会チュートリアル講演「超伝導デジタル技術の展望」, 21 Mar. 2013, Japanese
    21 Mar. 2013 - 21 Mar. 2013, Gifu University, Gifu, Japan, [Invited], [Domestic Conference]
  • FPGA implementation of single-image super resolution based on frame-bufferless box filtering               
    Sanada Y., Ohira T., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M.
    2013 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2013, English
    04 Mar. 2013 - 07 Mar. 2013, Courtyard King Kamehameha's Kona Beach Hotel, The Island of Hawaii, U.S.A., [International presentation]
  • Logical operations exploiting stochastic resonance for coarse-grained devices and materials               
    Gonzalez-Carabarin L., Asai T.
    分子ナノシステムの創発化学 領域終了シンポジウム, Feb. 2013, Japanese
    東京, [Domestic Conference]
  • 複数位相型TDCを用いたCMOSイメージセンサ用 Single-Slope ADC               
    Uchida D., Ikebe M., Asai T., Motomura M., Take Y., Kuroda T.
    STARCシンポジウム2013, Jan. 2013, Japanese
    横浜, [Domestic Conference]
  • イメージセンサ-プロセッサ三次元集積システムにおける深度マップ生成:アルゴリズムと回路アーキテクチャ               
    Sanada Y., Igarashi M., Ikebe M., Asai T., Motomura M., Ohata K., Kuroda T.
    STARCシンポジウム2013, Jan. 2013, Japanese
    横浜, [Domestic Conference]
  • 強制Chua発振器の集団におけるArray-Enhancedカオス共鳴               
    Ishimura K., Asai T., Motomura M.
    電子情報通信学会非線形問題研究会, Jan. 2013, Japanese
    札幌, [Domestic Conference]
  • Neuromorphic architectures               
    Asai T.
    ITRS Workshop on Fundamental Concepts in Emerging Research Architectures, 08 Dec. 2012, English
    08 Dec. 2012 - 08 Dec. 2012, Hilton San Francisco Union Square, San Francisco, U.S.A., [Invited], [International presentation]
  • Dynamical systems design of nonlinear oscillators using phase reduction approach               
    Nakada K., Miura K., Asai T., Tanaka H.
    2012 IEEE Asia Pacific Conference on Circuits and Systems, 02 Dec. 2012, English
    02 Dec. 2012 - 05 Dec. 2012, The Splendor Hotel Kaohsiung, Kaohsiung, Taiwan, [International presentation]
  • Silicon neuron design based on phase reduction analysis               
    Nakada K., Miura K., Asai T.
    6th International Conference on Soft Computing and Intelligent Systems (The 13th International Symposium on Advanced Intelligent Systems), 20 Nov. 2012, English
    20 Nov. 2012 - 24 Nov. 2012, Kobe Convention Center, Kobe, Japan, [International presentation]
  • Logical operations based on stochastic resonance for coarse-grained devices               
    Asai T.
    The 1st RIEC International Symposium on Brain Functions and Brain Computer, 15 Nov. 2012, English
    15 Nov. 2012 - 16 Nov. 2012, Tohoku University, Sendai, Japan, [Invited], [International presentation]
  • Spike propagation in excitable systems enhanced by membrane-potential-dependent noise               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    2012 International Symposium on Nonlinear Theory and its Applications, 22 Oct. 2012, English
    22 Oct. 2012 - 26 Oct. 2012, Gran Melia Victoria, Majorca, Spain, [International presentation]
  • 位相縮約に基づくシリコンニューロンのダイナミカルシステムデザイン               
    Nakada K., Miura K., Asai T.
    電子情報通信学会ニューロコンピューティング研究会, Oct. 2012, Japanese
    北九州, [Domestic Conference]
  • メモリスタ〜第4の基本電気素子〜とその応用               
    Asai T.
    第22回MIT(Modern Innovative Technology)研究会, 29 Sep. 2012, Japanese
    29 Sep. 2012 - 29 Sep. 2012, Step One Ltd., Kobe, Japan, [Invited], [Domestic Conference]
  • Spatio-temporal pattern formation on memristive reaction-diffusion systems               
    Gong X., Asai T., Motomura M.
    Asia Conference on Nanoscience and Nanotechnology 2012, 07 Sep. 2012, English
    07 Sep. 2012 - 10 Sep. 2012, Crowne Plaza Lijiang Ancient Town, Yunnan, China, [International presentation]
  • Spike transmission in locally coupled excitable circuits enhanced by membrane-potential-dependent noise               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    Asia Conference on Nanoscience and Nanotechnology 2012, 07 Sep. 2012, English
    07 Sep. 2012 - 10 Sep. 2012, Crowne Plaza Lijiang Ancient Town, Yunnan, China, [International presentation]
  • Noise-driven computing for coarse-grained devices and materials               
    Asai T.
    Asia Conference on Nanoscience and Nanotechnology 2012, 07 Sep. 2012, English
    07 Sep. 2012 - 10 Sep. 2012, Crowne Plaza Lijiang Ancient Town, Yunnan, China, [Invited], [International presentation]
  • Reaction-diffusion media with excitable Oregonators coupled by memristors               
    Gong X., Asai T., Motomura M.
    13th International Workshop on Cellular Nanoscale Networks and their Applications (The 3rd Memristor and Memristive Symposium), 28 Aug. 2012, English
    28 Aug. 2012 - 31 Aug. 2012, Politecnico di Torino, Turin, Italy, [International presentation]
  • Noise impact on spike transmission through serially-connected electrical FitzHugh-Nagumo model with subthreshold and suprathreshold interconductances               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    16th International Conference On Cognitive and Neural Systems, 30 May 2012, English
    30 May 2012 - 01 Jun. 2012, Boston University, Boston, U.S.A., [International presentation]
  • プロセッサの低電力化に向けた連鎖型データパスの実装と電力評価               
    Hirao T., Adachi T., Asai T., Motomura M.
    LSIとシステムのワークショップ, May 2012, Japanese
    北九州, [Domestic Conference]
  • ウェーブレット縮退の多段化に基づくデノイズLSIの省メモリアーキテクチャ               
    Sanada Y., Yin Z., Asai T., Motomura M., Takenaka T.
    LSIとシステムのワークショップ, May 2012, Japanese
    北九州, [Domestic Conference]
  • Noise-assisted spike transmission on an array of electrical FitzHugh-Nagumo models               
    Gonzalez-Carabarin L., Asai T., Motomura M.
    2012 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2012, English
    04 Mar. 2012 - 06 Mar. 2012, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • Noise-induced phase synchronization in digital counters               
    Matsuura M., Asai T., Motomura M.
    2012 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2012, English
    04 Mar. 2012 - 06 Mar. 2012, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • Excitable reaction-diffusion media with memristors               
    Gong X., Asai T., Motomura M.
    2012 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2012, English
    04 Mar. 2012 - 06 Mar. 2012, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • Chaotic resonance in forced Chua's oscillator               
    Ishimura K., Asai T., Motomura M.
    2012 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2012, English
    04 Mar. 2012 - 06 Mar. 2012, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • A memristor-based synaptic device having an asymmetric STDP time window               
    Adachi T., Asai T., Motomura M.
    2012 RISP International Workshop on Nonlinear Circuits, Communications and Signal Processing, 04 Mar. 2012, English
    04 Mar. 2012 - 06 Mar. 2012, Waikiki Beach Marriott Resort & Spa, Honolulu, U.S.A., [International presentation]
  • Logical Stochastic Resonanceによる論理動作を実現するアナログCMOS回路               
    Nakada K., Asai T.
    電子情報通信学会 複雑コミュニケーションサイエンス研究会(第3回), Mar. 2012, Japanese
    東京, [Domestic Conference]
  • 位相縮約法に基づく非線形発振回路の最適化設計               
    Nakada K., Miura K., Asai T.
    日本応用数理学会 数理設計研究部会 2012年研究部会連合発表会, Mar. 2012, Japanese
    福岡, [Domestic Conference]
  • ウェーブレット縮退の多段化によるデノイズ画像処理とそのLSIアーキテクチャ: Part II               
    Sanada Y., Yin Z., Asai T., Motomura M., Takenaka T.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • ウェーブレット縮退の多段化によるデノイズ画像処理とそのLSIアーキテクチャ: Part I               
    Yin Z., Sanada Y., Asai T., Motomura M., Takenaka T.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • ディジタル発振器群における雑音誘起位相同期               
    Matsuura M., Asai T., Motomura M.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • パルス演算に基づくLDPCエラー訂正処理とそのアーキテクチャ               
    Gong X., Asai T., Motomura M.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • 外力を受けるチュア発振回路におけるカオス共鳴               
    Ishimura K., Asai T., Motomura M.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • 低消費電力プロセッサのための連鎖型データパスの提案II               
    Hirao T., Adachi T., Asai T., Motomura M.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • 低消費電力プロセッサのための連鎖型データパスの提案I               
    Adachi T., Hirao T., Asai T., Motomura M.
    電子情報通信学会総合大会, Mar. 2012, Japanese
    岡山, [Domestic Conference]
  • 位相縮約による非線形発振回路の雑音誘起同期現象の数理解析               
    Nakada K., Miura K., Asai T.
    電子情報通信学会 回路とシステム研究会, Jan. 2012, Japanese
    九州, [Domestic Conference]
  • A subthreshold memory cell utilizing nonlinear characteristics of positive-feedback operational transconductance amplifier               
    Yoshida K., Asai T., Motomura M.
    2011 Kyoto Workshop on NOLTA, 30 Nov. 2011, English
    30 Nov. 2011 - 30 Nov. 2011, Kyoto University, Kyoto, Japan, [International presentation]
  • Memristor-CMOS-hybrid devices for neuromorphic computing systems               
    Asai T.
    The 2nd International Joint Workshop on New Frontiers in Convergence Science and Technology, 18 Nov. 2011, English
    18 Nov. 2011 - 18 Nov. 2011, Seoul National University, Seoul, Korea, [Invited], [International presentation]
  • アナログ電子回路系における確率共鳴とカオス共鳴               
    Asai T.
    第1回情報ネットワーク科学研究会, 28 Oct. 2011, Japanese
    28 Oct. 2011 - 28 Oct. 2011, Tokyo Metropolitan University, Tokyo, Japan, [Invited], [Domestic Conference]
  • 素子バラツキや雑音を有効利用する情報処理               
    Asai T.
    平成23年度第三回「省電力エレクトロニクス技術分科会」, 13 Oct. 2011, Japanese
    13 Oct. 2011 - 13 Oct. 2011, JEITA, Tokyo, Japan, [Invited], [Domestic Conference]
  • 雑音誘起位相同期の応用に向けた水晶発振器の位相変調回路               
    Matsuura M., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, Sep. 2011, Japanese
    札幌, [Domestic Conference]
  • メモリスタを拡散結合に用いた興奮場モデルの数値解析               
    Gong X., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, Sep. 2011, Japanese
    札幌, [Domestic Conference]
  • Chuaのダブルスクロール系におけるカオス共鳴               
    Ishimura K., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, Sep. 2011, Japanese
    札幌, [Domestic Conference]
  • 抵抗変化型メモリを用いたアナログ STDP シナプスデバイス               
    Adachi T., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, Sep. 2011, Japanese
    札幌, [Domestic Conference]
  • 正帰還アンプのヒステリシスを利用した極低電圧・低消費電力 メモリ回路の試作と評価               
    Yoshida K., Utagawa A., Asai T., Motomura M.
    電子情報通信学会ソサイエティ大会, Sep. 2011, Japanese
    札幌, [Domestic Conference]
  • Memristor-CMOS-hybrid analog circuits for neuromorphic computing               
    Asai T.
    2011 CMOS Emerging Technologies Workshop, 15 Jun. 2011, English
    15 Jun. 2011 - 17 Jun. 2011, Hilton Whistler Resort and Spa Whistler, Whistler, Canada, [Invited], [International presentation]
  • 微小電流による位相変調が可能なアナログCMOS発振器群における雑音誘起位相同期               
    Matsuura M., Utagawa A., Asai T., Motomura M.
    電子情報通信学会非線形問題研究会, Jun. 2011, Japanese
    知床, [Domestic Conference]
  • ユニポーラ型ReRAMネットワークを用いた経路探索アナログガジェット               
    Gong X., Akoh N., Asai T., Motomura M.
    電子情報通信学会非線形問題研究会, Jun. 2011, Japanese
    知床, [Domestic Conference]
  • ダフィング方程式に基づく電子回路向けカオスダイナミクスと アナログ電子回路によるカオス共鳴実験               
    Ishimura K., Asai T., Motomura M.
    電子情報通信学会非線形問題研究会, Jun. 2011, Japanese
    知床, [Domestic Conference]
  • メモリスタ-CMOSハイブリッド回路による非対称STDPシナプスデバイス               
    Adachi T., Akoh N., Asai T., Motomura M.
    電子情報通信学会非線形問題研究会, Jun. 2011, Japanese
    知床, [Domestic Conference]
  • More-than-Moore, Bridges to neuromorphic computing               
    Asai T.
    The 7th International Nanotechnology Conference on Communication and Cooperation, 16 May 2011, English
    16 May 2011 - 19 May 2011, College of Nanoscale Science and Engineering, New York, U.S.A., [Invited], [International presentation]
  • 情報処理における雑音の利用と抑制:ニューラルネットからのアプローチ               
    Asai T.
    電子情報通信学会総合大会 チュートリアルセッション「電子デバイスおよび集積システムにおける雑音の解析・抑制・応用に関する最先端技術」, 17 Mar. 2011, Japanese
    17 Mar. 2011 - 17 Mar. 2011, Tokyo, Japan, [Invited], [Domestic Conference]
  • 擬似ダフィン系のアナログ電子回路におけるカオス共鳴               
    Ishimura K., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2011, Japanese
    東京, [Domestic Conference]
  • 電流ノイズに鋭敏なCMOS発振器群における雑音誘起位相同期               
    Matsuura M., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2011, Japanese
    東京, [Domestic Conference]
  • ユニポーラ抵抗変化メモリのアナログ応用〜迷路の経路探索〜               
    Gong X., Akoh N., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2011, Japanese
    東京, [Domestic Conference]
  • 非対称の時間窓を持つメモリスタSTDPシナプスデバイス               
    Adachi T., Akoh N., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2011, Japanese
    東京, [Domestic Conference]
  • サブスレッショルド領域で動作するロジックメモリ回路の低電圧化の検討               
    Yoshida K., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2011, Japanese
    東京, [Domestic Conference]
  • シトクロムcを利用した低次元クーロンネットワークと室温確率増幅               
    Matsumoto T., Hirano Y., Segawa Y., Miyake Y., Asai T., Kawai T.
    2011年春季 第58回 応用物理学関係連合講演会, Mar. 2011, Japanese
    神奈川, [Domestic Conference]
  • マンガン核錯体を利用した低次元クーロンブロッケードアレイの電気特性               
    Hirano Y., Segawa Y., Miyake Y., Asai T., Kawai T., Matsumoto T.
    2011年春季 第58回 応用物理学関係連合講演会, Mar. 2011, Japanese
    神奈川, [Domestic Conference]
  • 電子回路系における確率共鳴とカオス共鳴               
    Asai T.
    2011年春季 第58回 応用物理学関係連合講演会シンポジウム講演(確率的過程に基づく電子材料・デバイス・システムの新展開), Mar. 2011, Japanese
    神奈川, [Domestic Conference]
  • Towards memristor-CMOS-hybrid semiconductor devices for neural networks               
    Asai T.
    International Center for Materials Nanoarchitectonics (MANA) Special Seminar, 10 Dec. 2010, English
    10 Dec. 2010 - 10 Dec. 2010, Tsukiba, Japan, [Invited], [International presentation]
  • 生物の複雑システムに学んだ人工神経ネットワークLSI〜雑音を有効利用する機能電子回路システム〜               
    Asai T.
    複雑システムのネットワーク科学研究会, 07 Dec. 2010, Japanese
    07 Dec. 2010 - 07 Dec. 2010, Kobe, Japan, [Invited], [Domestic Conference]
  • Noise-driven neuromorphic computing on analog LSIs               
    Asai T.
    Hokkaido University-Seoul National University Joint Symposium on Frontiers in Convergence Science and Technology, 25 Nov. 2010, English
    25 Nov. 2010 - 26 Nov. 2010, Sapporo, Japan, [Invited], [International presentation]
  • Array-enhanced stochastic resonance in a network of noisy neuromorhic circuits               
    Tovar G.M., Asai T., Amemiya Y.
    17th International Conference on Neural Information Processing, 22 Nov. 2010, English
    22 Nov. 2010 - 25 Nov. 2010, Sydney, Australia, [International presentation]
  • 反応拡散系を模する半導体デバイス:設計方法とその応用               
    Asai T.
    京都大学大学院理学研究科セミナー, 16 Nov. 2010, Japanese
    16 Nov. 2010 - 16 Nov. 2010, Kyoto, Japan, [Invited], [Domestic Conference]
  • 反応拡散チップ:ハードウェア設計の指針とその応用例               
    Asai T.
    2010年度グローバルCOEプログラム(現象数理学の形成と発展)明治大学現象数理若手プロジェクト「反応拡散系の自己組織化機構を利用したメッシュ生成手法の開発」セミナー, 16 Oct. 2010, Japanese
    16 Oct. 2010 - 16 Oct. 2010, Kawasaki, Japan, [Invited], [Domestic Conference]
  • A ReRAM-based analog synaptic device having spike-timing-dependent plasticity               
    Akoh N., Asai T., Yanagida T., Kawai T., Amemiya Y.
    Nanoelectronics Days 2010, 04 Oct. 2010, English
    04 Oct. 2010 - 07 Oct. 2010, Aachen, Germany, [International presentation]
  • On-chip power supply for subthreshold-operated CMOS LSIs               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    9th International Conference on System Science and Simulation in Engineering, 04 Oct. 2010, English
    04 Oct. 2010 - 06 Oct. 2010, Iwate, Japan, [International presentation]
  • バイポーラ型抵抗変化メモリ素子を用いたSTDPシナプスデバイス               
    Akoh N., Asai T., Yanagida T., Kawai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Oct. 2010, Japanese
    北九州, [Domestic Conference]
  • Low-voltage power supply regulator for subthreshold-operated CMOS digital LSIs               
    Ueno K., Shimada H., Asai T., Amemiya Y.
    2010 International Conference on Solid State Devices and Materials, 22 Sep. 2010, English
    22 Sep. 2010 - 24 Sep. 2010, Tokyo, Japan, [International presentation]
  • A behavioral model of unipolar resistive RAMs and its application to HSPICE integration               
    Akoh N., Asai T., Amemiya Y., Yanagida T., Kawai T.
    17th International Workshop on Oxide Electronics, 19 Sep. 2010, English
    19 Sep. 2010 - 22 Sep. 2010, Hyogo, Japan, [International presentation]
  • Stochastic resonance in a simple electric circuit having a double-well potential ---Circuit experiments with a single operational amplifier---               
    Utagawa A., Asai T., Amemiya Y.
    2010 International Symposium on Nonlinear Theory and its Applications, 05 Sep. 2010, English
    05 Sep. 2010 - 08 Sep. 2010, Krakow, Poland, [International presentation]
  • Neuromorphic CMOS analog circuit exhibiting array-enhanced stochastic resonance behavior with population heterogeneity               
    Tovar G.M., Asai T., Amemiya Y.
    Neuro 2010, Sep. 2010, Japanese
    神戸, [Domestic Conference]
  • サブスレッショルド SRAM セルの検討:完全サブスレッショルド型とテイル電流制限型の比較               
    Yoshida K., Utagawa A., Asai T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2010, Japanese
    大阪, [Domestic Conference]
  • サブスレッショルドCMOS-LSIのためのオンチップ電源回路               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2010, Japanese
    大阪, [Domestic Conference]
  • スパイクタイミングに依存してコンダクタンスが変化するメモリスタ神経デバイス               
    Akoh N., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2010, Japanese
    大阪, [Domestic Conference]
  • An offset compensation method using subthreshold CMOS operational amplifiers for fully differential amplifiers               
    Iida T., Asai T., Amemiya Y., Sano E.
    Integrated Circuits and Devices in Vietnam 2010, 16 Aug. 2010, English
    16 Aug. 2010 - 16 Aug. 2010, Ho Chi Minh, Vietnam, [International presentation]
  • 自然界の仕組みにならった半導体集積回路               
    Asai T.
    電気学会 シリコンナノデバイス集積化技術調査専門委員会「新規情報処理技術が切り拓く未来」, 17 Jul. 2010, Japanese
    17 Jul. 2010 - 17 Jul. 2010, Tokyo, Japan, [Invited], [Domestic Conference]
  • Reaction-diffusion computers on semiconductors --- A legacy from past adventures               
    Asai T.
    The 1st International Workshop on Computing with Spatio-Temporal Dynamics (The 9th Internal Conference on Unconventional Computation), 21 Jun. 2010, English
    21 Jun. 2010 - 25 Jun. 2010, Tokyo, Japan, [Invited], [International presentation]
  • 電子回路で容易に実装可能な二重井戸ポテンシャル系における確率共鳴               
    Asai T.
    九州大学先端複雑系セミナー「創発現象の世界2」, 11 Jun. 2010, Japanese
    11 Jun. 2010 - 11 Jun. 2010, Fukuoka, Japan, [Invited], [Domestic Conference]
  • LSI省電力動作のための間欠スイッチ回路               
    Matsushita H., Ueno K., Asai T., Amemiya Y.
    VDECデザイナーズフォーラム2010, Jun. 2010, Japanese
    東京, [Domestic Conference]
  • Towards memristor-CMOS-hybrid semiconductor devices for neural networks               
    Akoh N., Asai T., Amemiya Y.
    14th International Conference on Cognitive and Neural Systems, 19 May 2010, English
    19 May 2010 - 22 May 2010, Boston, U.S.A., [International presentation]
  • Coupling-enhanced stochastic resonance in noisy neuromorphic devices               
    Tovar G.M., Asai T., Amemiya Y.
    14th International Conference on Cognitive and Neural Systems, 19 May 2010, English
    19 May 2010 - 22 May 2010, Boston, U.S.A., [International presentation]
  • Stochastic resonance in neuromorphic semiconductor devices having a double-well potential               
    Utagawa A., Asai T., Amemiya Y.
    14th International Conference on Cognitive and Neural Systems, 19 May 2010, English
    19 May 2010 - 22 May 2010, Boston, U.S.A., [International presentation]
  • ニューラルネットワークハードウェアにおける抵抗変化型メモリの利用機会               
    Asai T.
    機能性酸化物を用いたナノ界面相転移デバイス開発講演会(産業技術総合研究所ナノ電子デバイス研究センター 先進ナノ界面デバイス研究チーム), 28 Apr. 2010, Japanese
    28 Apr. 2010 - 28 Apr. 2010, Tsukuba, Japan, [Invited], [Domestic Conference]
  • 将来ComputingのためのBeyond CMOS技術:アーキテクチャによるLSI省電力化のアプローチ               
    Asai T.
    SONY厚木テクノロジーセンター DEコミュニティ主催講座, 15 Apr. 2010, Japanese
    15 Apr. 2010 - 15 Apr. 2010, Kanagawa, Japan, [Invited], [Domestic Conference]
  • 雑音とばらつきを有効利用する機能電子回路               
    Asai T.
    次世代情報処理における揺らぎと確率, 03 Mar. 2010, Japanese
    03 Mar. 2010 - 04 Mar. 2010, Saitama, Japan, [Invited], [Domestic Conference]
  • 確率共鳴を利用した低消費電力 SRAM に関する考察               
    Yoshida K., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2010, Japanese
    仙台, [Domestic Conference]
  • 時間軸上のパルス加算による低電力DA変換器               
    Yamamoto K., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2010, Japanese
    仙台, [Domestic Conference]
  • LSIを間欠動作させるための低電力タイマースイッチ回路               
    Matsushita H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2010, Japanese
    仙台, [Domestic Conference]
  • 抵抗変化型メモリをシナプスに用いたニューラルネットワークにおける教師有り学習回路               
    Akoh N., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2010, Japanese
    仙台, [Domestic Conference]
  • 電子回路で容易に実装可能な二重井戸ポテンシャル系における確率共鳴〜オペアンプ一個でできる確率共鳴実験〜               
    Utagawa A., Asai T., Yoshida K., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Mar. 2010, Japanese
    東京, [Domestic Conference]
  • 雑音とばらつきを有効利用する生体模倣情報処理               
    Asai T.
    分子ナノシステムの創発化学 第1回公開シンポジウム, Feb. 2010, Japanese
    京都, [Domestic Conference]
  • Neural network circuit exhibiting high-fidelity pulse-density modulation based on a model of vestibulo-ocular reflex               
    Utagawa A., Asai T., Amemiya Y.
    3rd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 18 Jan. 2010, English
    18 Jan. 2010 - 20 Jan. 2010, Sapporo, Japan, [International presentation]
  • Morphic circuit architectures for beyond CMOS LSIs using failure-prone nano-electronic devices               
    Kikombo A.K., Asai T., Amemiya Y.
    3rd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 18 Jan. 2010, English
    18 Jan. 2010 - 20 Jan. 2010, Sapporo, Japan, [International presentation]
  • Single-electron pulse-density modulation circuits employing device fabrication mismatches and temporal noises to achieve high signal to noise ratio               
    Kikombo A.K., Asai T., Amemiya Y.
    3rd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 18 Jan. 2010, English
    18 Jan. 2010 - 20 Jan. 2010, Sapporo, Japan, [International presentation]
  • Ultra-low power LSIs consisting of subthreshold CMOS circuits --Micropower circuit components for power-aware LSI applications--               
    Ueno K., Asai T., Amemiya Y.
    3rd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 18 Jan. 2010, English
    18 Jan. 2010 - 20 Jan. 2010, Sapporo, Japan, [International presentation]
  • 雑音と素子ばらつきを有効利用する生体模倣ハードウェア:ゆらぎは敵か味方か?               
    Asai T.
    電子情報通信学会ニューロコンピューティング研究会, 18 Jan. 2010, Japanese
    18 Jan. 2010 - 19 Jan. 2010, Sapporo, Japan, [Invited], [Domestic Conference]
  • ゆらぎを積極的に利用する生体模倣集積回路               
    Asai T.
    平成21年度第三回ブレインウェア工学研究会, 16 Dec. 2009, Japanese
    16 Dec. 2009 - 16 Dec. 2009, Sendai, Japan, [Invited], [Domestic Conference]
  • Offset cancellation with subthreshold-operated feedback circuit for fully differential amplifiers               
    Iida T., Asai T., Sano E., Amemiya Y.
    16th IEEE International Conference on Electronics, Circuits, and Systems, 13 Dec. 2009, English
    13 Dec. 2009 - 16 Dec. 2009, Hammamet, Tunisia, [International presentation]
  • Noise-driven image processing based on array-enhanced stochastic resonance with population heterogeneity               
    Utagawa A., Asai T., Amemiya Y.
    2009 International Symposium on Intelligent Signal Processing and Communication Systems, 07 Dec. 2009, English
    07 Dec. 2009 - 09 Dec. 2009, Kanazawa, Japan, [International presentation]
  • Bio-inspired single-electron circuit architectures exploiting thermal noises and device fluctuations to enhance signal transmission fidelity               
    Kikombo A.K., Asai T., Amemiya Y.
    2009 International Symposium on Intelligent Signal Processing and Communication Systems, 07 Dec. 2009, English
    07 Dec. 2009 - 09 Dec. 2009, Kanazawa, Japan, [International presentation]
  • Exploiting temporal noises and device fluctuations in enhancing fidelity of pulse-density modulator consisting of single-electron neural circuits               
    Kikombo A.K., Asai T., Amemiya Y.
    16th International Conference on Neural Information Processing, 01 Dec. 2009, English
    01 Dec. 2009 - 05 Dec. 2009, Bangkok, Thailand, [International presentation]
  • サブスレッショルドCMOS LSIのためのナノワットDA変換器               
    Yamamoto K., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Dec. 2009, Japanese
    静岡, [Domestic Conference]
  • 極低電力LSIのための間欠パルス回路               
    Matsushita H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Dec. 2009, Japanese
    静岡, [Domestic Conference]
  • A 0.02-to-2-MHz tunable clock reference circuit for intermittent pulse generators               
    Ueno K., Asai T., Amemiya Y.
    2009 IEEJ International Analog VLSI Workshop, 18 Nov. 2009, English
    18 Nov. 2009 - 20 Nov. 2009, Chiangmai, Thailand, [International presentation]
  • 弱電気魚の混信回避行動モデルに基づく周波数比較器〜振幅/位相情報から周波数の高低を判断するCMOS回路の設計〜               
    Fujita D., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Nov. 2009, Japanese
    屋久島, [Domestic Conference]
  • ばらつきを含む多層ニューラルネットワークモデルにおける確率共鳴の理論解析               
    Sahashi T., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Nov. 2009, Japanese
    屋久島, [Domestic Conference]
  • 素子バラツキを含んだ階層型ニューラルネットワークにおける確率共鳴現象               
    Utagawa A., Asai T., Amemiya Y.
    第52回自動制御連合講演会, Nov. 2009, Japanese
    大阪, [Domestic Conference]
  • A noise-driven neuromorphic pulse-density modulator: experimental results with discrete MOS devices               
    Utagawa A., Asai T., Amemiya Y.
    2009 International Symposium on Nonlinear Theory and its Applications, 18 Oct. 2009, English
    18 Oct. 2009 - 21 Oct. 2009, Sapporo, Japan, [International presentation]
  • Pulse-density modulation with an ensemble of single-electron circuits employing neuronal heterogeneity to achieve high temporal resolution               
    Kikombo A.K., Asai T., Amemiya Y.
    4th International Conference on Nano-Networks, 18 Oct. 2009, English
    18 Oct. 2009 - 20 Oct. 2009, Luzern, Switzerland, [International presentation]
  • 周波数同期技術を用いたオンチップCMOS参照クロック源回路               
    Ueno K., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Oct. 2009, Japanese
    東京, [Domestic Conference]
  • サブスレッショルドCMOS差動対による高抵抗デバイス               
    Asai S., Ueno K., Asai T., Amemiya Y.
    電気学会-電子回路研究会, Oct. 2009, Japanese
    宮崎, [Domestic Conference]
  • 極低消費電力LSIのためのCMOS参照電流源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電気学会-電子回路研究会, Oct. 2009, Japanese
    宮崎, [Domestic Conference]
  • Neuro-morphic circuit architectures employing temporal noises and device fluctuations to enhance signal-to-noise ratio in pulse-density modulation               
    Kikombo A.K., Asai T.
    4th International Workshop on Natural Computing, 23 Sep. 2009, English
    23 Sep. 2009 - 25 Sep. 2009, Himeji International Exchange Center, Himeji, Japan, [Invited], [International presentation]
  • A 30-MHz 90-ppm/°C fully-integrated clock reference generator with frequency-locked loop               
    Ueno K., Asai T., Amemiya Y.
    35th European Solid-State Circuits Conference, 14 Sep. 2009, English
    14 Sep. 2009 - 18 Sep. 2009, Athens, Greece, [International presentation]
  • Noise-driven architectures toward beyond CMOS LSIs with failure-prone nano-electronic devices               
    Kikombo A.K., Asai T., Amemiya Y.
    14th International Commercialization of Micro and Nano Systems Conference, 30 Aug. 2009, English
    30 Aug. 2009 - 04 Sep. 2009, Copenhagen, Denmark, [International presentation]
  • ニューラルネットワークハードウェアにおける抵抗変化型メモリの積極的利用に関する一考察               
    Akoh N., Asai T., Amemiya Y.
    Brain inspired-system研究会, Sep. 2009, Japanese
    北九州, [Domestic Conference]
  • サブスレッショルドMOS回路のためのナノアンペア電流源               
    Yamamoto K., Iida T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2009, Japanese
    新潟, [Domestic Conference]
  • サブスレッショルドCMOS回路による間欠動作スイッチ               
    Matsushita H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2009, Japanese
    新潟, [Domestic Conference]
  • サブスレッショルドLSIのためのオンチップ電源〜スイッチングレギュレータとシリーズレギュレータの比較〜               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2009, Japanese
    新潟, [Domestic Conference]
  • ユニポーラReRAMの簡易SPICEモデル               
    Akoh N., Asai T., Yanagida T., Kawai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2009, Japanese
    新潟, [Domestic Conference]
  • 抵抗変化型メモリをシナプスとして利用したニューラルネット集積回路に関する考察               
    Akoh N., Asai T., Yanagida T., Kawai T., Amemiya Y.
    日本神経回路学会 第19回全国大会, Sep. 2009, Japanese
    仙台, [Domestic Conference]
  • High-resistance resistors consisting of subthreshold-operated CMOS circuits ---LSI implementation of 1-1000 mega ohm resistors----               
    Asai S., Ueno K., Asai T., Amemiya Y.
    24th International Technical Conference on Circuits/Systems, Computers and Communications, 05 Jul. 2009, English
    05 Jul. 2009 - 08 Jul. 2009, Jeju Island, Korea, [International presentation]
  • Level-shift circuit using subthreshold-operated CMOS operational amplifiers               
    Iida T., Asai T., Sano E., Amemiya Y.
    24th International Technical Conference on Circuits/Systems, Computers and Communications, 05 Jul. 2009, English
    05 Jul. 2009 - 08 Jul. 2009, Jeju Island, Korea, [International presentation]
  • A PTAT voltage source consisting of subthreshold MOSFETs for temperature sensor LSIs               
    Ueno K., Asai T., Amemiya Y.
    24th International Technical Conference on Circuits/Systems, Computers and Communications, 05 Jul. 2009, English
    05 Jul. 2009 - 08 Jul. 2009, Jeju Island, Korea, [International presentation]
  • Temperature-to-frequency converter consisting of subthreshold MOSFET circuits for smart temperature-sensor LSIs               
    Ueno K., Asai T., Amemiya Y.
    15th International Conference on Solid-State Sensors, Actuators and Microsystems, 21 Jun. 2009, English
    21 Jun. 2009 - 25 Jun. 2009, Denver, U.S.A., [International presentation]
  • Noise-induced phase synchronization among analogue oscillator circuits: Experimental results with discrete MOS devices               
    Utagawa A., Asai T., Amemiya Y.
    17th International Workshop on Nonlinear Dynamics of Electronic Systems, 21 Jun. 2009, English
    21 Jun. 2009 - 24 Jun. 2009, Rapperswil, Switzerland, [International presentation]
  • A pulse-density modulation circuit exhibiting noise shaping with single-electron neurons               
    Kikombo A.K., Asai T., Oya T., Schmid A., Leblebici Y., Amemiya Y.
    2009 International Joint Conference on Neural Networks, 14 Jun. 2009, English
    14 Jun. 2009 - 19 Jun. 2009, Atlanta, U.S.A., [International presentation]
  • 0.5V動作LSIのためのオンチップ電源               
    Shimada H., Ueno K., Asai T., Sano E., Amemiya Y.
    VDECデザイナーフォーラム2009, Jun. 2009, Japanese
    東京, [Domestic Conference]
  • サブスレッショルドCMOSオペアンプによるレベルシフト回路               
    Iida T., Asai T., Sano E., Amemiya Y.
    VDECデザイナーフォーラム2009, Jun. 2009, Japanese
    東京, [Domestic Conference]
  • 温度変化を補償したサブスレッショルドCMOS高抵抗回路               
    Asai S., Ueno K., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2009, Jun. 2009, Japanese
    東京, [Domestic Conference]
  • High-fidelity neuromorphic pulse-sendity modulator based on a model of vestibulo-ocular reflex               
    Utagawa A., Asai T., Amemiya Y.
    13th International Conference on Cognitive and Neural Systems, 27 May 2009, English
    27 May 2009 - 30 May 2009, Boston, U.S.A., [International presentation]
  • On-chip PVT compensation techniques for low-voltage CMOS digital LSIs               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    2009 International Symposium on Circuits and Systems, 24 May 2009, English
    24 May 2009 - 27 May 2009, Taipei, Taiwan, [International presentation]
  • Low-power clock reference circuit for intermittent operation of subthreshold LSIs               
    Ueno K., Asai T., Amemiya Y.
    2009 International Symposium on Circuits and Systems, 24 May 2009, English
    24 May 2009 - 27 May 2009, Taipei, Taiwan, [International presentation]
  • Noise-driven neural computing on VLSIs               
    Asai T., Utagawa A.
    18th International Workshop on Post-Binary ULSI Systems, 20 May 2009, English
    20 May 2009 - 20 May 2009, Okinawa Industry Support Center, Okinawa, Japan, [Invited], [International presentation]
  • サブスレッショルドCMOSディジタル回路のためのオンチップ電源               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    LSIとシステムのワークショップ2009, May 2009, Japanese
    北九州, [Domestic Conference]
  • 低電圧CMOSディジタル集積回路のためのPVTバラツキ補償技術               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    LSIとシステムのワークショップ2009, May 2009, Japanese
    北九州, [Domestic Conference]
  • サブスレッショルドCMOS演算増幅器とその応用               
    Iida T., Asai T., Amemiya Y.
    LSIとシステムのワークショップ2009, May 2009, Japanese
    北九州, [Domestic Conference]
  • サブスレッショルドCMOS論理回路のためのオンチップ電源               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    第22回 回路とシステム軽井沢ワークショップ, Apr. 2009, Japanese
    長野, [Domestic Conference]
  • サブスレッショルドCMOS演算増幅器による大容量キャパシタ等価素子               
    Iida T., Asai T., Amemiya Y.
    第22回 回路とシステム軽井沢ワークショップ, Apr. 2009, Japanese
    長野, [Domestic Conference]
  • MOSFETのサブスレッショルド特性を利用したPTATクロックパルス発生回路               
    Ueno K., Asai T., Amemiya Y.
    第22回 回路とシステム軽井沢ワークショップ, Apr. 2009, Japanese
    長野, [Domestic Conference]
  • A CMOS frequency comparator based on jamming avoidance response of Eigenmannia               
    Fujita D., Asai T., Amemiya Y.
    2009 RISP International Workshop on Nonlinear Circuits and Signal Processing, 01 Mar. 2009, English
    01 Mar. 2009 - 03 Mar. 2009, Honolulu, U.S.A., [International presentation]
  • Theoretical analysis of collective stochastic resonance with population heterogeneity               
    Sahashi T., Utagawa A., Asai T., Amemiya Y.
    2009 RISP International Workshop on Nonlinear Circuits and Signal Processing, 01 Mar. 2009, English
    01 Mar. 2009 - 03 Mar. 2009, Honolulu, U.S.A., [International presentation]
  • High-fidelity pulse-density modulation with noisy neuromorphic circuits based on a model of vestibulo-ocular reflex               
    Utagawa A., Asai T., Amemiya Y.
    2009 RISP International Workshop on Nonlinear Circuits and Signal Processing, 01 Mar. 2009, English
    01 Mar. 2009 - 03 Mar. 2009, Honolulu, U.S.A., [International presentation]
  • サブスレッショルドLSIのための極低消費電力バンドギャップ参照電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 シリコンアナログRF研究会, Mar. 2009, Japanese
    東京, [Domestic Conference]
  • 量子ドットネットワークにおける単電子確率共鳴の解析               
    Kasai S., Asai T.
    2009年春季 第56回応用物理学会学術講演会, Mar. 2009, Japanese
    筑波, [Domestic Conference]
  • サブスレッショルドCMOS論理システムのための電源回路               
    Shimada H., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • 視覚野の階層構造を模擬したパターン認識処理を行うアナログCMOS回路               
    Akoh N., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • 弱電気魚のジャミング回避行動モデルに基づくCMOS周波数比較器               
    Fujita D., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • CMOSディジタルシステムのためのPVTバラツキ補正回路               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • 空間ばらつきを持つ受容野モデルにおける確率共鳴の理論解析               
    Sahashi T., Utagawa A., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • サブスレッショルドCMOS演算増幅器によるオフセット補償回路               
    Iida T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • 温度依存性を考慮したサブスレッショルドCMOS高抵抗回路               
    Asai S., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • サブスレッショルドCMOS回路を用いたPTATクロックパルス発生器               
    Ueno K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2009, Japanese
    松山, [Domestic Conference]
  • 雑音を利用してパルス密度変調を行う神経模倣ハードウェア               
    Asai T., Utagawa A., Amemiya Y.
    日本物理学会第64回年次大会, Mar. 2009, Japanese
    東京, [Domestic Conference]
  • GaAsナノワイヤネットワークを用いたナノデバイス集積系による確率共鳴の発現と解析               
    Kasai S., Asai T., Shiratori Y., Zhao H.
    電子情報通信学会 SDM,ED合同研究会, Feb. 2009, Japanese
    札幌, [Domestic Conference]
  • An ultra-low power clock reference generator for subthreshold LSIs               
    Ueno K., Asai T., Amemiya Y.
    2009 International Symposium on Multimedia and Communication Technology, 22 Jan. 2009, English
    22 Jan. 2009 - 23 Jan. 2009, Bangkok, Thailand, [International presentation]
  • Towards compact low-power digital circuits exploiting collision-based fusion gates               
    Yamada K., Asai T., Amemiya Y.
    2009 International Symposium on Multimedia and Communication Technology, 22 Jan. 2009, English
    22 Jan. 2009 - 23 Jan. 2009, Bangkok, Thailand, [International presentation]
  • A 300 nW, 7 ppm/°C CMOS voltage reference circuit based on subthreshold MOSFETs               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    14th Asia and South Pacific Design Automation Conference, 19 Jan. 2009, English
    19 Jan. 2009 - 22 Jan. 2009, Yokohama, Japan, [International presentation]
  • Logical system for single-flux quantum circuits with asynchronous collision-based fusion gates               
    Yamada K., Asai T., Amemiya Y.
    2nd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 20 Jan. 2009, English
    20 Jan. 2009 - 21 Jan. 2009, Sapporo, Japan, [International presentation]
  • Fault-tolerant architectures for single-electronic circuits based on neural networks               
    Kikombo A.K., Asai T., Amemiya Y.
    2nd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 20 Jan. 2009, English
    20 Jan. 2009 - 21 Jan. 2009, Sapporo, Japan, [International presentation]
  • An ultra-low power CMOS voltage reference circuit based on subthreshold MOSFETs for on-chip process compensation in analog circuits               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    2nd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, 20 Jan. 2009, English
    20 Jan. 2009 - 21 Jan. 2009, Sapporo, Japan, [International presentation]
  • Noise-tolerant analog circuits for sensory segmentation based on symmetric STDP learning               
    Tovar G.M., Asai T., Amemiya Y.
    15th International Conference on Neural Information Processing of the Asia-Pacific Neural Network Assembly, 25 Nov. 2008, English
    25 Nov. 2008 - 28 Nov. 2008, Auckland, New Zealand, [International presentation]
  • Fault-tolerant architectures for nanoelectronic circuits employing simple feed-forward neural networks without learning               
    Kikombo A.K., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    15th International Conference on Neural Information Processing of the Asia-Pacific Neural Network Assembly, 25 Nov. 2008, English
    25 Nov. 2008 - 28 Nov. 2008, Auckland, New Zealand, [International presentation]
  • A 46-ppm/°C temperature and process compensated current reference with on-chip threshold voltage monitoring circuit               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    IEEE Asian Solid-State Circuits Conference 2008, 03 Nov. 2008, English
    03 Nov. 2008 - 05 Nov. 2008, Fukuoka, Japan, [International presentation]
  • 単一磁束量子回路を用いたデジタルセルオートマトンとアナログ反応拡散システム               
    Yamada K., Asai T., Amemiya Y.
    計測自動制御学会 システム・情報部門学術講演会 ーイノベーション創出のためのシステム・情報技術ー, Nov. 2008, Japanese
    姫路, [Domestic Conference]
  • Single-flux-quantum dual-rail logic circuits with asynchronous collision-based fusion gates               
    Yamada K., Asai T., Amemiya Y.
    21st International Symposium on Superconductivity, 27 Oct. 2008, English
    27 Oct. 2008 - 29 Oct. 2008, Tsukuba, Japan, [International presentation]
  • On-chip CMOS clock generators exhibiting noise-induced synchronous oscillation               
    Asai T., Utagawa A., Amemiya Y.
    9th Japan-Korea Joint Workshop on Advanced Semiconductor Processes and Equipments, 09 Oct. 2008, English
    09 Oct. 2008 - 11 Oct. 2008, Hakodate, Japan, [International presentation]
  • 低電圧CMOSディジタル回路の特性バラツキ補償技術の構築               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Oct. 2008, Japanese
    札幌, [Domestic Conference]
  • サブスレッショルドMOSFETを用いた超低消費電力CMOS参照電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Oct. 2008, Japanese
    札幌, [Domestic Conference]
  • 衝突計算モデルに基づく非同期式単一磁束量子論理回路               
    Yamada K., Asai T., Amemiya Y.
    北海道大学情報科学研究科 若手研究者支援のための産学協同GCOEシンポジウム, Oct. 2008, Japanese
    札幌, [Domestic Conference]
  • A design methodology for multi-valued logiccircuits with single-electron tunneling devices               
    Kikombo A.K., Asai T., Amemiya Y.
    北海道大学情報科学研究科 若手研究者支援のための産学協同GCOEシンポジウム, Oct. 2008, Japanese
    札幌, [Domestic Conference]
  • Current reference circuit for subthreshold CMOS LSIs               
    Ueno K., Asai T., Amemiya Y.
    2008 International Conference on Solid State Devices and Materials, 23 Sep. 2008, English
    23 Sep. 2008 - 26 Sep. 2008, Ibaraki, Japan, [International presentation]
  • Single-flux quantum circuits for digital cellular automata and analog reaction-diffusion computing               
    Yamada K., Asai T., Amemiya Y.
    3rd International Workshop on Natural Computing, 23 Sep. 2008, English
    23 Sep. 2008 - 23 Sep. 2008, Yokohama, Japan, [International presentation]
  • A 0.3-µW, 7 ppm/°C CMOS voltage reference circuit for on-chip process monitoring in analog circuits               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    34th European Solid-State Circuits Conference, 15 Sep. 2008, English
    15 Sep. 2008 - 19 Sep. 2008, Edinburgh, U.K., [International presentation]
  • 半導体デバイスによる反応拡散コンピューティング               
    Asai T.
    SICE システム・情報部門イノベイティブコンピューティングに関する調査研究会 講演会「Unconventional Computation and Communication」, 10 Sep. 2008, Japanese
    10 Sep. 2008 - 10 Sep. 2008, Kobe, Japan, [Invited], [Domestic Conference]
  • Stochastic resonance in retinomorphic neural networks with nonidentical photoreceptors and noisy McCulloch-Pitts neurons               
    Utagawa A., Asai T., Sahashi T., Amemiya Y.
    2008 International Symposium on Nonlinear Theory and its Applications, 07 Sep. 2008, English
    07 Sep. 2008 - 10 Sep. 2008, Budapest, Republic of Hungary, [International presentation]
  • ショットキーラップゲートGaAsナノワイヤFETネットワークにおける確率共鳴の発現               
    Kasai S., Asai T.
    2008年秋季 第69回応用物理学会学術講演会, Sep. 2008, Japanese
    愛知, [Domestic Conference]
  • Wolframのルール90/150に基づく履歴参照型アナログセルオートマトンとそのハードウェア化               
    Kawabata K., Asai T., Amemiya Y.
    日本物理学会2008年秋季大会, Sep. 2008, Japanese
    岩手, [Domestic Conference]
  • GaAsナノワイヤFETを利用した確率共鳴の発現と雑音による信号検出能力の向上               
    Kasai S., Asai T.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • 低電圧CMOSディジタル回路のプロセス・温度バラツキ補正技術               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • サブスレッショルドCMOS演算増幅器によるハイパスフィルタ回路               
    Iida T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • サブスレッショルド差動回路による高抵抗の生成               
    Asai S., Ueno K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • ポリシリコン温度センサを利用した熱伝導移相発振器               
    Hirai T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • サブスレッショルドCMOS論理回路におけるMOSFET閾値の影響               
    Ogawa T., Ueno K., Shimada H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • Colllision-Based Computingに基づく非同期式単一磁束量子論理回路               
    Yamada K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2008, Japanese
    川崎, [Domestic Conference]
  • 時系列信号の学習を行うニューラルハードウェアの記憶容量評価               
    Fujita D., Tovar G.M., Asai T., Amemiya Y.
    日本神経回路学会 第18回全国大会, Sep. 2008, Japanese
    茨城, [Domestic Conference]
  • 空間ばらつきを持つ視細胞の簡易受容野モデルにおける確率共鳴               
    Sahashi T., Utagawa A., Asai T., Amemiya Y.
    日本神経回路学会 第18回全国大会, Sep. 2008, Japanese
    茨城, [Domestic Conference]
  • 共通雑音により誘起されるハードウェアニューロン群の位相同期現象 〜実環境における評価〜               
    Utagawa A., Asai T., Amemiya Y.
    日本神経回路学会 第18回全国大会, Sep. 2008, Japanese
    茨城, [Domestic Conference]
  • Circuit implementation of historic analog cellular automata based on Wolfram's Rule 90 and 150               
    Kawabata K., Asai T., Amemiya Y.
    16th International Workshop on Nonlinear Dynamics of Electronic Systems, 20 Jul. 2008, English
    20 Jul. 2008 - 26 Jul. 2008, Nizhny Novgorod, Russia, [International presentation]
  • Stochastic synchronization and array-enhanced coherence resonance in a bio-inspired chemical sensor array               
    Nakada K., Igarashi J., Asai T., Tateno K., Hayashi H., Ohtsubo Y., Miki T., Yoshii K.
    2008 IEEE 11th International Conference on Computational Science and Engineering, 16 Jul. 2008, English
    16 Jul. 2008 - 18 Jul. 2008, S.Paulo, Brazil, [International presentation]
  • An insect vision-based single-electron circuit performing motion detection               
    Kikombo A.K., Asai T., Amemiya Y.
    2008 Asia-Pacific Workshop on Fundamentals and Applications of Advanced Semiconductor Devices, 09 Jul. 2008, English
    09 Jul. 2008 - 11 Jul. 2008, Sapporo, Japan, [International presentation]
  • CMOS phase-shift oscillator using the conduction of heat               
    Hirai T., Asai T., Amemiya Y.
    2008 Asia-Pacific Workshop on Fundamentals and Applications of Advanced Semiconductor Devices, 09 Jul. 2008, English
    09 Jul. 2008 - 11 Jul. 2008, Sapporo, Japan, [International presentation]
  • Low voltage operation of master-slave flip-flops for ultra-low power subthreshold LSIs               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    International Conference on Electrical Engineering 2008, 06 Jul. 2008, English
    06 Jul. 2008 - 10 Jul. 2008, Okinawa, Japan, [International presentation]
  • Combinational logic computing for single-flux quantum circuits with asynchronous collision-based fusion gates               
    Yamada K., Asai T., Amemiya Y.
    23rd International Technical Conference on Circuits/Systems, Computers and Communications, 06 Jul. 2008, English
    06 Jul. 2008 - 09 Jul. 2008, Shimonoseki, Japan, [International presentation]
  • Unconventional silicon microprocessors based on reaction-diffusion computing               
    Asai T.
    The 12th World Multi-Conference on Systemics, Cybernetics and Informatics, 29 Jun. 2008, English
    29 Jun. 2008 - 02 Jul. 2008, Orlando, U.S.A., [Invited], [International presentation]
  • A neuromorphic circuit for motion detection with single-electron devices based on correlation neural networks               
    Kikombo A.K., Asai T., Amemiya Y.
    2008 IEEE Silicon Nanoelectronics Workshop, 15 Jun. 2008, English
    15 Jun. 2008 - 16 Jun. 2008, Honolulu, U.S.A., [International presentation]
  • CMOSアナログ回路のチップ間特性バラツキ補正技術のための参照電圧源               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • サブスレッショルドCMOSオペアンプを用いたオフセット電圧補正技術               
    Iida T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • 熱伝導を利用したCMOS移相発振器               
    Hirai T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • サブスレッショルド領域におけるCMOSディジタル回路動作の解析               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • サブスレッショルドCMOS回路による高抵抗の生成               
    Asai S., Ueno K., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • 時系列コーディングを行う生体様CMOSアナログ回路               
    Fujita D., Tovar G.M., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • しきい素子を利用した確率共鳴現象の回路実験               
    Sahashi T., Utagawa A., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • 低電圧CMOSディジタル回路のプロセス・温度バラツキ補正アーキテクチャ構築               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • アナログCMOS振動子群の雑音による位相同期手法               
    Utagawa A., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2008, Jun. 2008, Japanese
    東京, [Domestic Conference]
  • Implementation of early vision model for edge extraction with single-slsecton devices               
    Kikombo A.K., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    12th International Conference on Cognitive and Neural Systems, 14 May 2008, English
    14 May 2008 - 17 May 2008, Boston, U.S.A., [International presentation]
  • Morphic approaches toward establishing emerging image processing architectures for Beyond CMOS nano-electronic devices               
    Kikombo A.K., Asai T., Amemiya Y.
    4th International Nanotechnology Conference on Communications and Cooperation, 14 Apr. 2008, English
    14 Apr. 2008 - 17 Apr. 2008, Tokyo, Japan, [International presentation]
  • Neuromorphic MOS circuits implementing a temporal coding neural model               
    Tovar G.M., Fujita D., Asai T., Hirose T., Amemiya Y.
    2008 RISP International Workshop on Nonlinear Circuits and Signal Processing, 06 Mar. 2008, English
    06 Mar. 2008 - 08 Mar. 2008, Gold Coast, Australia, [International presentation]
  • Noise-induced phase synchronization between nonidentical analog CMOS osscillators               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    2008 RISP International Workshop on Nonlinear Circuits and Signal Processing, 06 Mar. 2008, English
    06 Mar. 2008 - 08 Mar. 2008, Gold Coast, Australia, [International presentation]
  • Toward a single-electron image processor for edge detection based on the inner retina model               
    Kikombo A.K., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    2008 RISP International Workshop on Nonlinear Circuits and Signal Processing, 06 Mar. 2008, English
    06 Mar. 2008 - 08 Mar. 2008, Gold Coast, Australia, [International presentation]
  • Emerging Research Architectures: 現状と今後の展望               
    Asai T.
    2007年度STRJワークショップ, 06 Mar. 2008, Japanese
    06 Mar. 2008 - 07 Mar. 2008, Tokyo, Japan, [Invited], [Domestic Conference]
  • 時系列コーディングを行う神経モデルのアナログCMOS回路化               
    Fujita D., Tovar G.M., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • 低電圧CMOSディジタル回路の特性バラツキ補正アーキテクチャ               
    Tsugita Y., Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • しきい素子を用いた確率共鳴現象の電子回路実験〜雑音を利用した微弱信号検出 LSI に向けて〜               
    Sahashi T., Utagawa A., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • サブスレッショルドMOS演算増幅器によるオフセット除去               
    Iida T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • 熱伝導による発振器の動作解析               
    Hirai T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • サブスレッショルドMOS回路によるWinner-Take-All回路               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • Colllision-Based Computingに基づく単一磁束量子論理回路               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • アナログ回路のプロセスばらつき補正のための参照電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2008, Japanese
    北九州, [Domestic Conference]
  • 少数キャリア反応拡散デバイスにおける分裂・増殖パターンの発生               
    Kawabata K., Asai T., Hirose T., Amemiya Y.
    日本物理学会第63回年次大会, Mar. 2008, Japanese
    大阪, [Domestic Conference]
  • Neuromorphic nano-electronic circuits performing edge enhancement with single-electron devices               
    Kikombo A.K., Asai T., Hirose T., Amemiya Y.
    2008 International Symposium on Global COE Program of Center for Next-Generation Information Technology based on Knowledge Discovery and Knowledge Federation, 22 Jan. 2008, English
    22 Jan. 2008 - 23 Jan. 2008, Sapporo, Japan, [International presentation]
  • A bio-inspired image processor for edge detection with single-electron circuits               
    Kikombo A.K., Schmid A., Leblebici Y., Asai T., Amemiya Y.
    2007 International Semiconductor Device Research Symposium, 12 Dec. 2007, English
    12 Dec. 2007 - 14 Dec. 2007, Maryland, U.S.A., [International presentation]
  • Turing-like reaction-diffusion patterns emerging on two-layered resistive sheets with nonlinear devices               
    Asai T., Motoike I.N.
    The 2nd International Workshop on Natural Computing, 10 Dec. 2007, English
    10 Dec. 2007 - 12 Dec. 2007, Nagoya, Japan, [Invited], [International presentation]
  • Reaction-di?usion computing media based on minority-carrier transport in solid-state semiconductor devices               
    Asai T.
    7th Japan-Korea Joint Workshop on Advanced Semiconductor Processes and Equipments, 15 Nov. 2007, English
    15 Nov. 2007 - 17 Nov. 2007, Nara, Japan, [International presentation]
  • Analog CMOS circuits implementing neural segmentation model based on symmetric STDP learning               
    Tovar G.M., Fukuda E.S., Asai T., Hirose T., Amemiya Y.
    14th International Conference on Neural Information Processing, 13 Nov. 2007, English
    13 Nov. 2007 - 16 Nov. 2007, Kitakyushu, Japan, [International presentation]
  • Threshold-logic systems consisting of subthreshold CMOS circuits               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    2007 IEEJ International Analog VLSI Workshop, 07 Nov. 2007, English
    07 Nov. 2007 - 09 Nov. 2007, Limerick, Ireland, [International presentation]
  • Single-flux quantum logic circuits exploiting collision-based fusion gates               
    Asai T., Amemiya Y.
    20th International Symposium on Superconductivity, 05 Nov. 2007, English
    05 Nov. 2007 - 07 Nov. 2007, Tsukuba, Japan, [International presentation]
  • Toward a bio-inspired image processor for edge extraction with single-electron devices               
    Kikombo A.K., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2007, Japanese
    佐賀, [Domestic Conference]
  • 低電源電圧動作時におけるマスタースレーブフリップフロップ回路の動作検討               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    第11回システムLSIワークショップ, Nov. 2007, Japanese
    北九州, [Domestic Conference]
  • 雑音を利用したオンチップマルチクロック源の位相同期手法               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    第11回システムLSIワークショップ, Nov. 2007, Japanese
    北九州, [Domestic Conference]
  • MOSFETの特性バラツキ補正技術に向けた参照電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    第11回システムLSIワークショップ, Nov. 2007, Japanese
    北九州, [Domestic Conference]
  • Reaction-diffusion computers on semiconductors               
    Asai T.
    8th Japan-Korea Joint Workshop on Advanced Semiconductor Processes and Equipments, 04 Oct. 2007, English
    04 Oct. 2007 - 07 Oct. 2007, Busan, Korea, [International presentation]
  • CMOS voltage reference based on the threshold voltage of a MOSFET               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    2007 International Conference on Solid State Devices and Materials, 18 Sep. 2007, English
    18 Sep. 2007 - 21 Sep. 2007, Ibaraki, Japan, [International presentation]
  • Noise-induced synchronization among sub-RF CMOS neural oscillators for skew-free clock distribution               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    2007 International Symposium on Nonlinear Theory and its Applications, 16 Sep. 2007, English
    16 Sep. 2007 - 19 Sep. 2007, Vancouver, Canada, [International presentation]
  • 反応拡散系における空間パターンの自己組織化とその物理               
    Asai T.
    応用物理学会 励起ナノプロセス第3回研究会「励起ナノプロセス技術の将来展望」, 03 Sep. 2007, Japanese
    03 Sep. 2007 - 03 Sep. 2007, Sapporo, Japan, [Invited], [Domestic Conference]
  • 少数キャリア拡散に基づく固体反応拡散系を用いたダイオード型機能素子               
    Kawabata K., Asai T., Hirose T., Amemiya Y.
    日本物理学会第62回年次大会, Sep. 2007, Japanese
    札幌, [Domestic Conference]
  • ゆらぎを利用する自己組織化デバイス               
    Asai T.
    応用物理学会秋季大会シンポジウム講演:プログラム自己組織化を用いた分子スケールデバイス −ボトムアップ/トップダウン融合の視点から−, Sep. 2007, Japanese
    札幌, [Domestic Conference]
  • フォトニック結晶デバイス向け組み合わせ光論理回路の設計手法               
    Yamada K., Asai T., Saito K., Hirose T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2007, Japanese
    鳥取, [Domestic Conference]
  • サブスレッショルドCMOS回路によるしきい値電圧を参照した基準電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2007, Japanese
    鳥取, [Domestic Conference]
  • マスタースレーブフリップフロップ回路の低電圧動作解析               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2007, Japanese
    鳥取, [Domestic Conference]
  • 熱伝導による位相遅れを利用したCMOS発振回路               
    Hirai T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2007, Japanese
    鳥取, [Domestic Conference]
  • Neuromorphic LSI circuits for critical temperature detection               
    Tovar G.M., Asai T., Hirose T., Amemiya Y.
    VDECデザイナーフォーラム2007(若手の会), Sep. 2007, Japanese
    札幌, [Domestic Conference]
  • Collision-based fusion gateによる組み合わせ論理回路〜小面積・低消費電力化に向けた設計手法〜               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    VDECデザイナーフォーラム2007(若手の会), Sep. 2007, Japanese
    札幌, [Domestic Conference]
  • 熱伝導を利用した移相発振器               
    Hirai T., Hirose T., Asai T., Amemiya Y.
    VDECデザイナーフォーラム2007(若手の会), Sep. 2007, Japanese
    札幌, [Domestic Conference]
  • Neuromorphic CMOS circuits implementing a novel neural segmentation model based on symmetric STDP learning               
    Tovar G.M., Fukuda E.S., Asai T., Hirose T., Amemiya Y.
    2007 International Joint Conference on Neural Networks, 12 Aug. 2007, English
    12 Aug. 2007 - 17 Aug. 2007, Florida, U.S.A., [International presentation]
  • 相互結合をもたないニューロン電子回路における雑音を使ったタイミングずれの無い位相同期現象               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    脳と心のメカニズム 第8回夏のワークショップ, Aug. 2007, Japanese
    札幌, [Domestic Conference]
  • Neuromorphic VLSIs: past, present & future               
    Asai T.
    2007 Unconventional Computing, 12 Jul. 2007, English
    12 Jul. 2007 - 14 Jul. 2007, Bristol, U.K., [Invited], [International presentation]
  • Fault-tolerant logic gates using neuromorphic CMOS circuits               
    Joye N., Schmid A., Leblebici Y., Asai T., Amemiya Y.
    3rd Conference on Ph.D. Research in Microelectronics and Electronics, 02 Jul. 2007, English
    02 Jul. 2007 - 05 Jul. 2007, Bordeaux, France, [International presentation]
  • MOSFETのしきい値電圧を参照した基準電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Jul. 2007, Japanese
    神戸, [Domestic Conference]
  • Multi-valued logic circuits consisting of single-electron devices               
    Kikombo A.K., Hirose T., Asai T., Amemiya Y.
    2007 Silicon Nanoelectronics Workshop, 10 Jun. 2007, English
    10 Jun. 2007 - 11 Jun. 2007, Kyoto, Japan, [International presentation]
  • Floating millivolt reference for PTAT current generation in subthreshold MOS LSIs               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    2007 IEEE International Symposium on Circuits and Systems, 27 May 2007, English
    27 May 2007 - 30 May 2007, New Orleans, U.S.A., [International presentation]
  • サブスレッショルドMOS回路によるしきい論理システム               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    第20回 回路とシステム軽井沢ワークショップ, Apr. 2007, Japanese
    軽井沢, [Domestic Conference]
  • サブスレッショルドMOS特性を利用したPTAT電流生成のための微小フローティング電圧源回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    第20回 回路とシステム軽井沢ワークショップ, Apr. 2007, Japanese
    軽井沢, [Domestic Conference]
  • Single-electron circuits performing noise-tolerant pulse-density modulation based on neuromorphic architecture               
    Asai T., Oya T., Amemiya Y.
    Nanotech Northern Europe 2007, 27 Mar. 2007, English
    27 Mar. 2007 - 29 Mar. 2007, Helsinki, Finland, [International presentation]
  • 生物に学んだアナログ集積回路               
    Asai T.
    JNNS-DEX-SMI 公開講座「神経回路網の理論展開と最先端応用」, 16 Mar. 2007, Japanese
    16 Mar. 2007 - 18 Mar. 2007, Tokyo, Japan, [Invited], [Domestic Conference]
  • Reaction-diffusion computers               
    Asai T., Amemiya Y.
    4th International Symposium on Ubiquitous Knowledge Network Environment, 05 Mar. 2007, English
    05 Mar. 2007 - 07 Mar. 2007, Sapporo, Japan, [International presentation]
  • Scale reduction of logic circuits for low-power digital LSIs with collision-based fusion gate               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    4th International Symposium on Ubiquitous Knowledge Network Environment, 05 Mar. 2007, English
    05 Mar. 2007 - 07 Mar. 2007, Sapporo, Japan, [International presentation]
  • Non-linear dynamics of coupled single-electron oscillator systems               
    Kikombo A.K., Hirose T., Asai T., Amemiya Y.
    4th International Symposium on Ubiquitous Knowledge Network Environment, 05 Mar. 2007, English
    05 Mar. 2007 - 07 Mar. 2007, Sapporo, Japan, [International presentation]
  • Ultralow-power smart temperature sensor consisting of subthreshold MOS circuits               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    4th International Symposium on Ubiquitous Knowledge Network Environment, 05 Mar. 2007, English
    05 Mar. 2007 - 07 Mar. 2007, Sapporo, Japan, [International presentation]
  • A novel segmentation model for neuromorphic CMOS circuits               
    Fukuda E.S., Asai T., Hirose T., Amemiya Y.
    2007 RISP International Workshop on Nonlinear Circuits and Signal Processing, 03 Mar. 2007, English
    03 Mar. 2007 - 06 Mar. 2007, Shanghai, China, [International presentation]
  • Critical temperature sensor based on spiking neuron models: experimental results with discrete MOS circuits               
    Tovar G.M., Asai T., Hirose T., Amemiya Y.
    2007 RISP International Workshop on Nonlinear Circuits and Signal Processing, 03 Mar. 2007, English
    03 Mar. 2007 - 06 Mar. 2007, Shanghai, China, [International presentation]
  • An inhibitory neural network circuit exhibiting noise shaping with subthreshold MOS neuron circuits               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    2007 RISP International Workshop on Nonlinear Circuits and Signal Processing, 03 Mar. 2007, English
    03 Mar. 2007 - 06 Mar. 2007, Shanghai, China, [International presentation]
  • 単電子の位相ロッキングを利用した多値論理回路               
    Kikombo A.K., Hirose T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2007, Japanese
    神奈川, [Domestic Conference]
  • サブスレッショルドMOS回路によるしきい論理ゲート               
    Ogawa T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2007, Japanese
    名古屋, [Domestic Conference]
  • MOSFETのサブスレッショルド特性を利用したPTAT電流生成用フローティング電圧源               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2007, Japanese
    名古屋, [Domestic Conference]
  • Collision-based fusion gateの電源電圧-動作周波数特性               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2007, Japanese
    名古屋, [Domestic Conference]
  • サブスレッショルドLSIのための基準電流源回路               
    Yoshii K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2007, Japanese
    名古屋, [Domestic Conference]
  • 磁束量子回路によるスパイクニューロン回路とその応用               
    Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 電子デバイス/シリコン材料・デバイス研究会, Feb. 2007, Japanese
    札幌, [Domestic Conference]
  • Critical temperature switch : a highly sensitive thermosensing device consisting of subthreshold MOSFET circuits               
    Hagiwara A., Hirose T., Asai T., Amemiya Y.
    2006 International Symposium on Intelligent Signal Processing and Communication Systems, 12 Dec. 2006, English
    12 Dec. 2006 - 15 Dec. 2006, Tottori, Japan, [International presentation]
  • Ultralow-power smart temperature sensor with subthreshold CMOS circuits               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    2006 International Symposium on Intelligent Signal Processing and Communication Systems, 12 Dec. 2006, English
    12 Dec. 2006 - 15 Dec. 2006, Tottori, Japan, [International presentation]
  • Power supply circuits for ultralow-power subthreshold CMOS smart sensor LSIs               
    Hirose T., Asai T., Amemiya Y.
    2006 International Symposium on Intelligent Signal Processing and Communication Systems, 12 Dec. 2006, English
    12 Dec. 2006 - 15 Dec. 2006, Tottori, Japan, [International presentation]
  • Pulsed neural networks consisting of single-flux-quantum spiking neurons               
    Hirose T., Asai T., Amemiya Y.
    19th International Symposium on Superconductivity, 30 Oct. 2006, English
    30 Oct. 2006 - 01 Nov. 2006, Nagoya, Japan, [International presentation]
  • 極低消費電力CMOSインテリジェント温度センサLSI               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    第10回システムLSIワークショップ, Nov. 2006, Japanese
    北九州, [Domestic Conference]
  • Collective pulse-density modulation with neuromorphic single-electron circuits               
    Oya T., Asai T.
    19th International Microprocesses and Nanotechnology Conference, 25 Oct. 2006, English
    25 Oct. 2006 - 27 Oct. 2006, Kamakura, Japan, [International presentation]
  • 二次元拡散・三変数Lotka-Volterra系における空間パターンの発生               
    Kamiya T., Asai T.
    数理モデル化と問題解決シンポジウム論文集, Oct. 2006, Japanese
    名古屋, [Domestic Conference]
  • Noise shaping pulse-density modulation in inhibitory neural networks with noise-sensitive subthreshold neuron circuits               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    3rd International Conference of Brain-inspired Information Technology, 27 Sep. 2006, English
    27 Sep. 2006 - 29 Sep. 2006, Kitakyushu, Japan, [International presentation]
  • Synchronization properties of pulse-coupled resonate-and-fire neuron circuits and their application               
    Nakada K., Asai T., Hayashi H.
    3rd International Conference of Brain-inspired Information Technology, 27 Sep. 2006, English
    27 Sep. 2006 - 29 Sep. 2006, Kitakyushu, Japan, [International presentation]
  • Critical temperature sensor based on spiking neuron models               
    Tovar G.M., Hirose T., Asai T., Amemiya Y.
    2006 International Symposium on Nonlinear Theory and its Applications (WIP session), 11 Sep. 2006, English
    11 Sep. 2006 - 14 Sep. 2006, Bologna, Italy, [International presentation]
  • On digital VLSI circuits exploiting collision-based fusion gates               
    Yamada K., Asai T., Motoike I.N., Amemiya Y.
    5th International Conference on Unconventional Computation, UC 2006, 04 Sep. 2006, English
    04 Sep. 2006 - 08 Sep. 2006, York, U.K., [International presentation]
  • Reaction-diffusion computers               
    Adamatzky A., De Lacy Costello B., Asai T.
    The 5th International Conference on Unconventional Computation (Tutorial Session), 04 Sep. 2006, English
    04 Sep. 2006 - 08 Sep. 2006, York, U.K., [Invited], [International presentation]
  • 興奮系を用いた臨界温度センサ集積回路               
    Asai T., Hirose T., Tovar G.M., Amemiya Y.
    日本物理学会第62回年次大会, Sep. 2006, Japanese
    千葉, [Domestic Conference]
  • Collision-based fusion gateを用いた16bit乗算器の設計               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2006, Japanese
    金沢, [Domestic Conference]
  • サブスレッショルドMOSを利用したスマート温度センサLSI               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2006, Japanese
    金沢, [Domestic Conference]
  • 温度検出スイッチ回路のしきい温度解析               
    Hagiwara A., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2006, Japanese
    金沢, [Domestic Conference]
  • サブスレッショルドVLSIニューロン回路によるノイズシェーピング・パルス密度変調               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    日本神経回路学会 第16回全国大会, Sep. 2006, Japanese
    名古屋, [Domestic Conference]
  • Burst synchronization in two pulse-coupled resonate-and-fire neuron circuits               
    Nakada K., Asai T., Hayashi H.
    IFIP Conference on Artificial Intelligence, 21 Aug. 2006, English
    21 Aug. 2006 - 24 Aug. 2006, Santiago, Chile, [International presentation]
  • 単電子結合振動子の非線形現象               
    Kikombo A.K., Hirose T., Asai T., Amemiya Y.
    応用物理学会秋季大会, Aug. 2006, Japanese
    滋賀, [Domestic Conference]
  • 広範囲な活性化エネルギーに適応可能なCMOS品質劣化モニタセンサLSI               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Aug. 2006, Japanese
    札幌, [Domestic Conference]
  • サブスレッショルドMOSFETを用いた温度検出スイッチ回路               
    Hagiwara A., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Aug. 2006, Japanese
    札幌, [Domestic Conference]
  • MOSFETのサブスレッショルド特性を利用したスマート温度センサLSIの検討               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Jul. 2006, Japanese
    静岡, [Domestic Conference]
  • A watchdog sensor for assuring the quality of various perishables with subthreshold CMOS circuits               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    2006 Symposia on VLSI Technology and Circuits, 13 Jun. 2006, English
    13 Jun. 2006 - 17 Jun. 2006, Honolulu, U.S.A., [International presentation]
  • Non-linear dynamical systems consisting of single-electron oscillators               
    Kikombo A.K., Hirose T., Asai T., Amemiya Y.
    14th International Workshop on Nonlinear Dynamics of Electronic Systems, 06 Jun. 2006, English
    06 Jun. 2006 - 09 Jun. 2006, Dijon, France, [International presentation]
  • Noise effects on performance of signal detection in an analog VLSI resonate-and-fire neuron               
    Nakada K., Igarashi J., Asai T., Hayashi H.
    2006 IEEE International Symposium on Circuits and Systems, 21 May 2006, English
    21 May 2006 - 24 May 2006, Island of Kos, Greece, [International presentation]
  • A neuromorphic LSI performing noise-shaping pulse-density modulation with ultralow-power subthreshold neuron circuits               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    10th International Conference on Cognitive and Neural Systems, 17 May 2006, English
    17 May 2006 - 20 May 2006, Boston, U.S.A., [International presentation]
  • サブスレッショルドMOSFETのためのスイッチトキャパシタ型DC-DCコンバータ               
    Hirose T., Asai T., Amemiya Y.
    第19回 回路とシステム軽井沢ワークショップ, Apr. 2006, Japanese
    軽井沢, [Domestic Conference]
  • Precisely-timed synchronization among spiking neural circuits on analog VLSIs               
    Tovar G.M., Hirose T., Asai T., Amemiya Y.
    2006 RISP International Workshop on Nonlinear Circuits and Signal Processing, 03 Mar. 2006, English
    03 Mar. 2006 - 05 Mar. 2006, Honolulu, U.S.A., [International presentation]
  • Spatial pattern formation on two-layer resistive sheets -- theory and LSI implementation --               
    Suzuki Y., Motoike I.N., Asai T.
    3rd International Symposium on Ubiquitous Knowledge Network Environment, 28 Feb. 2006, English
    28 Feb. 2006 - 01 Mar. 2006, Sapporo, Japan, [International presentation]
  • Single-electron discrete dynamical systems               
    Kikombo A.K., Asai T., Amemiya Y.
    3rd International Symposium on Ubiquitous Knowledge Network Environment, 28 Feb. 2006, English
    28 Feb. 2006 - 01 Mar. 2006, Sapporo, Japan, [International presentation]
  • Single-electron reaction-diffusion systems and their application to analog computation               
    Oya T., Asai T., Amemiya Y.
    3rd International Symposium on Ubiquitous Knowledge Network Environment, 28 Feb. 2006, English
    28 Feb. 2006 - 01 Mar. 2006, Sapporo, Japan, [International presentation]
  • Collision-based reaction-diffusion computing for VLSI systems               
    Asai T., Amemiya Y.
    3rd International Symposium on Ubiquitous Knowledge Network Environment, 28 Feb. 2006, English
    28 Feb. 2006 - 01 Mar. 2006, Sapporo, Japan, [International presentation]
  • 位置および構造制御された並列多重量子ドット系の電子輸送特性               
    Kasai S., Asai T., Oya T., Hasegawa H.
    応用物理学会春季大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • 単電子結合振動子による離散力学システムのダイナミクス               
    Kikombo A.K., Oya T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • サブスレッショルド領域動作LSIのためのスイッチトキャパシタDC-DCコンバータ               
    Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • リセット機構を用いた温度検出スイッチ回路システム               
    Hagiwara A., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • Collision-Based Computing に基づく論理回路設計               
    Yamada K., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • ノイズを利用してΔΣ変調を行うサブスレッショルドCMOS回路               
    Utagawa A., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • MOS論理ゲート回路のサブスレッショルド動作               
    Miyakawa T., Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • 様々な食品に対応したCMOS品質劣化モニタセンサ               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2006, Japanese
    東京, [Domestic Conference]
  • 非線形アナログ回路と連続抵抗体のネットワークにおけるパターン形成:実デバイスによるDoE拡散実験               
    Suzuki Y., Motoike I.N., Asai T.
    日本物理学会第61回年次大会, Mar. 2006, Japanese
    愛媛, [Domestic Conference]
  • Single-electron devices for reaction-diffusion computing               
    Oya T., Asai T., Amemiya Y.
    2006 RCIQE International Seminar for 21st Century COE Program: "Quantum Nanoelectronics for Meme-Media-Based Information Technologies (IV), 09 Feb. 2006, English
    09 Feb. 2006 - 10 Feb. 2006, Sapporo, Japan, [International presentation]
  • 生命ダイナミクスと単電子集積回路               
    Asai T.
    第9回NAIST科学技術セミナー, 25 Nov. 2005, Japanese
    25 Nov. 2005 - 25 Nov. 2005, Nara, Japan, [Invited], [Domestic Conference]
  • A CMOS watch-dog sensor for guaranteeing the quality of perishables               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    4th IEEE Conference on Sensors, 31 Oct. 2005, English
    31 Oct. 2005 - 03 Nov. 2005, California, U.S.A., [International presentation]
  • Ultralow-power temperature-insensitive current reference circuit               
    Hirose T., Matsuoka T., Taniguchi K., Asai T., Amemiya Y.
    4th IEEE Conference on Sensors, 31 Oct. 2005, English
    31 Oct. 2005 - 03 Nov. 2005, California, U.S.A., [International presentation]
  • 広範囲な活性化エネルギーに対応したCMOS品質劣化モニタセンサ               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    第9回システムLSIワークショップ, Nov. 2005, Japanese
    北九州, [Domestic Conference]
  • CMOSサブスレッショルド領域特性を利用した温度検出スイッチ回路               
    Hagiwara A., Hirose T., Yamada H., Asai T., Amemiya Y.
    第9回システムLSIワークショップ, Nov. 2005, Japanese
    北九州, [Domestic Conference]
  • Resonate-and-Fire Neuron モデルのアナログCMOS 集積回路化               
    Nakada K., Asai T., Hayashi H.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2005, Japanese
    北九州, [Domestic Conference]
  • シリコン神経回路網におけるスパイクニューロン回路の高精度同期〜積分発火型ニューロンと減衰シナプス, STDP学習回路の回路実装〜               
    Hirose T., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2005, Japanese
    北九州, [Domestic Conference]
  • Spiking neuron devices consisting of single-flux-quantum circuits               
    Hirose T., Asai T., Amemiya Y.
    18th International Symposium on Superconductivity, 24 Oct. 2005, English
    24 Oct. 2005 - 26 Oct. 2005, Tsukuba, Japan, [International presentation]
  • Stochastic resonance in an ensemble of single-electron neuromorphic devices and its application to competitive neural networks               
    Kagaya R., Oya T., Asai T., Amemiya Y.
    2005 International Symposium on Nonlinear Theory and its Applications, 18 Oct. 2005, English
    18 Oct. 2005 - 21 Oct. 2005, Bruges, Belgium, [International presentation]
  • A silicon resonate-and-fire neuron based on the Volterra system               
    Nakada K., Asai T., Hayashi H.
    2005 International Symposium on Nonlinear Theory and its Applications, 18 Oct. 2005, English
    18 Oct. 2005 - 21 Oct. 2005, Bruges, Belgium, [International presentation]
  • Stochastic resonance among single-electron neurons on Schottky wrap-gate devices               
    Oya T., Asai T., Kagaya R., Kasai S., Amemiya Y.
    2nd International Conference of Brain-inspired Information Technology, 07 Oct. 2005, English
    07 Oct. 2005 - 09 Oct. 2005, Kita-kyushu, Japan, [International presentation]
  • Single-flux-quantum circuits for spiking neuron devices               
    Hirose T., Ueno K., Asai T., Amemiya Y.
    2nd International Conference of Brain-inspired Information Technology, 07 Oct. 2005, English
    07 Oct. 2005 - 09 Oct. 2005, Kita-kyushu, Japan, [International presentation]
  • Single-electron circuits performing dendritic pattern formation with nature-inspired cellular automata               
    Oya T., Motoike I.N., Asai T.
    13th International IEEE Workshop on Nonlinear Dynamics of Electronic Systems, 18 Sep. 2005, English
    18 Sep. 2005 - 22 Sep. 2005, Potsdam, Germany, [International presentation]
  • Discrete dynamical systems consisting of single-electron circuits               
    Kikombo A.K., Oya T., Asai T., Amemiya Y.
    13th International IEEE Workshop on Nonlinear Dynamics of Electronic Systems, 18 Sep. 2005, English
    18 Sep. 2005 - 22 Sep. 2005, Potsdam, Germany, [International presentation]
  • Striped and spotted pattern generation on reaction-diffusion cellular automata -- theory and LSI implementation --               
    Suzuki Y., Takayama T., Motoike I.N., Asai T.
    VIIIth European Conference on Artificial Life, 05 Sep. 2005, English
    05 Sep. 2005 - 09 Sep. 2005, Kent, U.K., [International presentation]
  • A single-electron reaction-diffusion device for computation of a Voronoi diagram               
    Oya T., Asai T., Amemiya Y.
    VIIIth European Conference on Artificial Life, 05 Sep. 2005, English
    05 Sep. 2005 - 09 Sep. 2005, Kent, U.K., [International presentation]
  • Reaction-diffusion computers               
    Adamatzky A., De Lacy Costello B., Asai T.
    VIIIth European Conference on Artificial Life (Tutorial Session), 05 Sep. 2005, English
    05 Sep. 2005 - 09 Sep. 2005, Kent, U.K., [Invited], [International presentation]
  • アナログLSI上に実装した拡散Lotka-Volterra系における空間パターンの発生               
    Kamiya T., Motoike I.N., Asai T.
    日本物理学会秋季大会, Sep. 2005, Japanese
    京都, [Domestic Conference]
  • 二層連続抵抗体における空間パターンの発生メカニズム               
    Suzuki Y., Motoike I.N., Asai T.
    日本物理学会秋季大会, Sep. 2005, Japanese
    京都, [Domestic Conference]
  • CMOS回路による温度検出スイッチ               
    Hagiwara A., Hirose T., Yamada H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2005, Japanese
    札幌, [Domestic Conference]
  • 磁束量子回路によるスパイクニューロンデバイス               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2005, Japanese
    札幌, [Domestic Conference]
  • 半導体デバイス上で成長する単電子ニューロン:量子効果と熱雑音を利用した樹状突起生成モデルの回路実装               
    Oya T., Kagaya R., Motoike I.N., Asai T.
    日本神経回路学会 第15回全国大会, Sep. 2005, Japanese
    鹿児島, [Domestic Conference]
  • Striped and spotted pattern generation on reaction-diffusion cellular automata -- theory and LSI implementation --               
    Asai T.
    Microelectronic Systems Laboratory and Institute of Microelectronics and Microsystems, 31 Aug. 2005, English
    31 Aug. 2005 - 31 Aug. 2005, Ecole Polytechnique Federale De LaU.S.A.nne (EPFL), Switzerland, [Invited], [International presentation]
  • Noise performance of single-electron depressing synapses for neuronal synchrony detection               
    Oya T., Asai T., Kagaya R., Amemiya Y.
    International Joint Conference on Neural Networks 2005, 31 Jul. 2005, English
    31 Jul. 2005 - 04 Aug. 2005, Montreal, Canada, [International presentation]
  • Analog current-mode implementation of central pattern generator for robot locomotion               
    Nakada K., Asai T., Hirose T., Amemiya Y.
    International Joint Conference on Neural Networks 2005, 31 Jul. 2005, English
    31 Jul. 2005 - 04 Aug. 2005, Montreal, Canada, [International presentation]
  • Spatial pattern formation of diffusive Lotka-Volterra system on analog integrated circuits               
    Kamiya T., Motoike I.N., Asai T.
    XXV Dynamics Days Europe, 25 Jul. 2005, English
    25 Jul. 2005 - 28 Jul. 2005, Berlin, Germany, [International presentation]
  • A single-electron device for computational geometry -- constructing the Voronoi diagram by means of single-electron circuits               
    Oya T., Asai T., Amemiya Y.
    2005 Silicon Nanoelectronics Workshop, 12 Jun. 2005, English
    12 Jun. 2005 - 13 Jun. 2005, Kyoto, Japan, [International presentation]
  • Analog CMOS implementation of a neuromorphic oscillator with current-mode low-pass filters               
    Nakada K., Asai T., Hirose T., Amemiya Y.
    IEEE International Symposium on Circuits and Systems, 23 May 2005, English
    23 May 2005 - 26 May 2005, Kobe, Japan, [International presentation]
  • Single-electron circuit for inhibitory spiking neural network with fault-tolerant architecture               
    Oya T., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    IEEE International Symposium on Circuits and Systems, 23 May 2005, English
    23 May 2005 - 26 May 2005, Kobe, Japan, [International presentation]
  • Single-electron synaptic depression               
    Oya T., Asai T., Kagaya R., Amemiya Y.
    9th International Conference on Cognitive and Neural Systems, 18 May 2005, English
    18 May 2005 - 21 May 2005, Boston, U.S.A., [International presentation]
  • Stochastic resonance in an emsemble of single-electron neuromorphic devices               
    Kagaya R., Oya T., Asai T., Amemiya Y.
    9th International Conference on Cognitive and Neural Systems, 18 May 2005, English
    18 May 2005 - 21 May 2005, Boston, U.S.A., [International presentation]
  • Fault-tolerant logic family with neuromorphic CMOS circuits               
    Joye N., Schmid A., Asai T., Leblebici Y.
    9th International Conference on Cognitive and Neural Systems, 18 May 2005, English
    18 May 2005 - 21 May 2005, Boston, U.S.A., [International presentation]
  • サブスレッショルドMOSFETを用いた劣化モニター回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    第18回 回路とシステム軽井沢ワークショップ, Apr. 2005, Japanese
    軽井沢, [Domestic Conference]
  • An analog-digital hybrid reaction-diffusion chip for stripe and spot image restoration               
    Asai T., Motoike I.N., Amemiya Y.
    2nd International Symposium on Ubiquitous Knowledge Network Environment, 16 Mar. 2005, English
    16 Mar. 2005 - 18 Mar. 2005, Sapporo, Japan, [International presentation]
  • Towards development of sensor agents: applications of analog CPG chip               
    Nakada K., Asai T., Amemiya Y.
    2nd International Symposium on Ubiquitous Knowledge Network Environment, 16 Mar. 2005, English
    16 Mar. 2005 - 18 Mar. 2005, Sapporo, Japan, [International presentation]
  • Depressing properties of a hardware synapse on a single-layer nanodot array               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    2005 RISP International Workshop on Nonlinear Circuits and Signal Processing, 04 Mar. 2005, English
    04 Mar. 2005 - 06 Mar. 2005, Hawaii, U.S.A., [International presentation]
  • Turingパターンを発生するシンプルな反応拡散セルオートマトンモデルとその集積回路化〜縞・斑点画像復元の応用に向けて               
    Suzuki Y., Takayama T., Motoike I.N., Asai T.
    電子情報通信学会 非線形問題研究会, Mar. 2005, Japanese
    東京, [Domestic Conference]
  • 単電子ニューロデバイスのアンサンブルにおける確率共鳴現象               
    Kagaya R., Oya T., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Mar. 2005, Japanese
    東京, [Domestic Conference]
  • 減衰シナプスの単電子回路化とその熱雑音特性               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2005, Japanese
    東京, [Domestic Conference]
  • 弱反転MOSFETを用いた品質管理・温度履歴モニタ回路               
    Ueno K., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2005, Japanese
    大阪, [Domestic Conference]
  • 少数キャリア拡散によるCMOS反応拡散系のダイナミクス               
    Takahashi M., Oya T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2005, Japanese
    大阪, [Domestic Conference]
  • 弱反転MOS LSIセンサのための基準電圧・電流源回路               
    Hirose T., Matsuoka T., Taniguchi K., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2005, Japanese
    大阪, [Domestic Conference]
  • 単電子反応拡散デバイスの計算幾何学への応用〜ボロノイ図の構成               
    Oya T., Hirose T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2005, Japanese
    埼玉, [Domestic Conference]
  • Analog current-mode implementation of neuromorphic oscillator for robot locomotion               
    Nakada K., Asai T., Amemiya Y.
    2005 RCIQE International Seminar for 21st Century COE Program: Quantum Nanoelectronics for Meme-Media-Based Information Technologies (III), 08 Feb. 2005, English
    08 Feb. 2005 - 10 Feb. 2005, Sapporo, Japan, [International presentation]
  • Application of the competitive neural-network architecture to single-electron circuit systems               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    2005 RCIQE International Seminar for 21st Century COE Program: Quantum Nanoelectronics for Meme-Media-Based Information Technologies (III), 08 Feb. 2005, English
    08 Feb. 2005 - 10 Feb. 2005, Sapporo, Japan, [International presentation]
  • 単電子ニューロデバイスの熱雑音特性に関する数値的考察               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    電子情報通信学会 SDM/ED合同研究会, Jan. 2005, Japanese
    札幌, [Domestic Conference]
  • Analog CMOS implementation of a bursting oscillator with depressing synapse               
    Nakada K., Asai T., Amemiya Y.
    International Conference on Intelligent Sensors, Sensor Networks and Information Processing, 14 Dec. 2004, English
    14 Dec. 2004 - 17 Dec. 2004, Melbourne, Australia, [International presentation]
  • A CMOS reaction-diffusion device using minority-carrier diffusion in seminonductors               
    Takahashi M., Oya T., Hirose T., Asai T., Amemiya Y.
    2004 International Symposium on Nonlinear Theory and its Application, 29 Nov. 2004, English
    29 Nov. 2004 - 03 Dec. 2004, Fukuoka, Japan, [International presentation]
  • Neuromorphic single-electron circuit and its application to temporal-domain neural competition               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    2004 International Symposium on Nonlinear Theory and its Application, 29 Nov. 2004, English
    29 Nov. 2004 - 03 Dec. 2004, Fukuoka, Japan, [International presentation]
  • エラー補償アーキテクチャを応用した単電子スパイクニューロン回路               
    Oya T., Schmid A., Asai T., Leblebici Y., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2004, Japanese
    北九州, [Domestic Conference]
  • 歩行運動を制御する結合神経振動子系の集積回路化〜弱反転領域で動作する電流モード結合神経振動子回路               
    Nakada K., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2004, Japanese
    北九州, [Domestic Conference]
  • CMOS弱反転領域で動作する電源回路の設計に関する研究               
    Hirose T., Matsuoka T., Taniguchi K., Asai T., Amemiya Y.
    第8回システムLSIワークショップ, Nov. 2004, Japanese
    北九州, [Domestic Conference]
  • Digital VLSI implementation of ultra-discrete Burgers cellular automata for simulating traffic flow               
    Nakada K., Asai T., Hirose T., Amemiya Y.
    IEEE International Symposium on Communications and Information Technologies 2004, 26 Oct. 2004, English
    26 Oct. 2004 - 29 Oct. 2004, Sapporo, Japan, [International presentation]
  • CMOSおよび量子ナノ構造による反応拡散デバイスとその応用               
    Asai T.
    産業技術総合研究所セミナー, 12 Oct. 2004, Japanese
    12 Oct. 2004 - 12 Oct. 2004, Tsukuba, Japan, [Invited], [Domestic Conference]
  • Programming reaction-diffusion computers & the reaction-diffusion chip               
    Adamatzky A., Asai T.
    Unconventional Programming Paradigms, 15 Sep. 2004, English
    15 Sep. 2004 - 17 Sep. 2004, Mont Saint-Michel, France, [Invited], [International presentation]
  • 単電子スパイクニューロンによる抑制型相互結合ニューラルネットの温度特性               
    Kagaya R., Oya T., Asai T., Hirose T., Amemiya Y.
    日本神経回路学会第14回全国大会, Sep. 2004, Japanese
    京都, [Domestic Conference]
  • セルオートマトンBZ反応モデルの集積回路化と計算機科学への応用               
    Kagaya R., Asai T., Hirose T., Amemiya Y.
    日本物理学会秋季大会, Sep. 2004, Japanese
    青森, [Domestic Conference]
  • 量子ナノ構造を用いた反応拡散型ニューラルネットワークの構成法               
    Kagaya R., Oya T., Asai T., Hirose T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2004, Japanese
    徳島, [Domestic Conference]
  • 少数キャリア拡散を利用したCMOS反応拡散デバイス               
    Takahashi M., Oya T., Hirose T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2004, Japanese
    徳島, [Domestic Conference]
  • A competitive neural network with neuromorphic single-electron circuits               
    Oya T., Asai T., Kagaya R., Hirose T., Amemiya Y.
    5th International Conference on Biological Physics, 23 Aug. 2004, English
    23 Aug. 2004 - 27 Aug. 2004, Gothenburg, Sweden, [International presentation]
  • A quadrilateral-object composer for binary images with reaction-diffusion cellular automata               
    Ikebe M., Asai T., Hirose T., Amemiya Y.
    2004 IEEE Asia-Pacific Conference on Advanced System Integrated Circuits, 04 Aug. 2004, English
    04 Aug. 2004 - 06 Aug. 2004, Fukuoka, Japan, [International presentation]
  • A MOS circuit for depressing synapse and its application to contrast-invariant pattern classification and synchrony detection               
    Asai T., Kanazawa Y., Hirose T., Amemiya Y.
    2004 International Joint Conference on Neural Networks, 25 Jul. 2004, English
    25 Jul. 2004 - 29 Jul. 2004, Budapest, Hungary, [International presentation]
  • Reaction-diffusion systems on excitable semiconductor medium               
    Asai T.
    北海道大学理学研究科 数学専攻 NSCセミナー, 14 Jul. 2004, English
    14 Jul. 2004 - 14 Jul. 2004, Sapporo, Japan, [Invited], [International presentation]
  • Discrete dynamical behavior of a coupled SET oscillator               
    Oya T., Asai T., Amemiya Y.
    Satellite Session on Quantum Nano Electronics for Meme-Media-Based Information Technologies; the 7th Hokkaido University - Seoul National University Joint Symposium, 08 Jul. 2004, English
    08 Jul. 2004 - 09 Jul. 2004, Sapporo, Japan, [International presentation]
  • Silicon implementation of reaction-diffusion cellular automata for computational geometry               
    Asai T., Amemiya Y.
    Satellite Session on Quantum Nano Electronics for Meme-Media-Based Information Technologies; the 7th Hokkaido University - Seoul National University Joint Symposium, 08 Jul. 2004, English
    08 Jul. 2004 - 09 Jul. 2004, Sapporo, Japan, [Invited], [International presentation]
  • 極低消費電力品質モニタ回路               
    Hirose T., Yoshimura R., Ido T., Matsuoka T., Taniguchi K., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Jul. 2004, Japanese
    豊橋, [Domestic Conference]
  • A single-electron device for an analog computation               
    Oya T., Asai T., Amemiya Y.
    2004 Silicon Nanoelectronics Workshop, 13 Jun. 2004, English
    13 Jun. 2004 - 14 Jun. 2004, Honolulu, U.S.A., [International presentation]
  • Biomorphic analog devices based on reaction-diffusion systems               
    Asai T.
    2004 Silicon Nanoelectronics Workshop, 13 Jun. 2004, English
    13 Jun. 2004 - 14 Jun. 2004, Hilton Hawaiian Village, Honolulu, U.S.A., [Invited], [International presentation]
  • An analog CMOS circuit implementing a CNN-based locomotion controller for quadruped walking robots               
    Nakada K., Asai T., Amemiya Y.
    2004 IEEE International Symposium on Circuits and Systems, 23 May 2004, English
    23 May 2004 - 26 May 2004, Vancouver, Canada, [International presentation]
  • A MOS circuit for the Lotka-Volterra chaotic oscillator               
    Asai T., Kanazawa Y., Ikebe M., Amemiya Y.
    12th International IEEE Workshop on Nonlinear Dynamics of Electronic Systems, 09 May 2004, English
    09 May 2004 - 13 May 2004, Evora, Portugal, [International presentation]
  • On-chip fixed-pattern-noise canceling with non-destructive intermediate readout circuitry for CMOS active-pixel sensors               
    Kagaya R., Ikebe M., Asai T., Amemiya Y.
    4th WSEAS International Conference on Instrumentation, Measurement, Control, Circuits and Systems, 21 Apr. 2004, English
    21 Apr. 2004 - 23 Apr. 2004, Miami, U.S.A., [International presentation]
  • A Neuromorphic CMOS Family and its Application               
    Asai T., Kanazawa Y., Ikebe M., Amemiya Y.
    International Symposium on Bio-Inspired Systems, 07 Mar. 2004, English
    07 Mar. 2004 - 09 Mar. 2004, Kitakyushu, Japan, [International presentation]
  • 生体様CMOSファミリーの開発と現状〜スパイクニューロン・減衰シナプスのLSI化と応用               
    Asai T., Kanazawa Y., Amemiya Y.
    電子情報通信学会総合大会シンポジウム講演(新概念VLSI -先進アーキテクチャ, 新回路・デバイス技術-), Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 単電子回路を用いた反応拡散デバイスとその応用               
    Oya T., Takahasi Y., Asai T., Amemiya Y.
    電子情報通信学会総合大会シンポジウム講演(新概念VLSI -先進アーキテクチャ, 新回路・デバイス技術-), Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 少数キャリアの拡散を利用した反応拡散デバイス               
    Takahashi M., Oya T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • バラツキ補償リセットのCMOSイメージセンサ回路               
    Kagaya R., Ikebe M., Asai T., Amemiya Y., Oosumi Y., Kanetaka T.
    電子情報通信学会総合大会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 反応拡散セルオートマトンLSIの設計と計算幾何学への応用〜ボロノイ図と細線化               
    Matsubara H., Kanazawa Y., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 単電子結合振動子の非線形ダイナミクス               
    Takahasi Y., Oya T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 量子ドット反応拡散デバイスを利用した経路検索               
    Oya T., Takahasi Y., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 歩行運動を制御する結合神経振動子系の集積回路化〜ダイナミックシナプスを導入した神経振動子回路               
    Nakada K., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • 量子ナノ構造による反応拡散コンピューティング               
    Asai T., Oya T., Amemiya Y., Fukui T.
    第2回ナノテクノロジー総合シンポジウム公募セッション, Mar. 2004, Japanese
    東京, [Domestic Conference]
  • An experimental chip for bio-inspired locomotion controller based on the Wilson-Cowan neural oscillator               
    Nakada K., Asai T., Amemiya Y.
    2004 RCIQE International Seminar for 21st Century COE Program: Quantum Nanoelectronics for Meme-Media-Based Information Technologies (II), 09 Feb. 2004, English
    09 Feb. 2004 - 11 Feb. 2004, Sapporo, Japan, [International presentation]
  • Single-electron device for nonlinear analog computation               
    Oya T., Asai T., Amemiya Y.
    2004 RCIQE International Seminar for 21st Century COE Program: Quantum Nanoelectronics for Meme-Media-Based Information Technologies (II), 09 Feb. 2004, English
    09 Feb. 2004 - 11 Feb. 2004, Sapporo, Japan, [International presentation]
  • A novel analog cellular neural network for biologically-inspired walking robot               
    Nakada K., Asai T., Amemiya Y.
    46th IEEE Midwest Symposium on Circuits and Systems, 27 Dec. 2003, English
    27 Dec. 2003 - 30 Dec. 2003, Cairo, Egypt, [International presentation]
  • Reaction-diffusion systems on excitable semiconductor medium               
    Asai T., Oya T.
    Microelectronic Systems Laboratory and Institute of Microelectronics and Microsystems, 08 Dec. 2003, English
    08 Dec. 2003 - 08 Dec. 2003, Ecole Polytechnique Federale De LaU.S.A.nne (EPFL), Switzerland, [Invited], [International presentation]
  • Single-electron circuit as a discrete dynamical system               
    Takahasi Y., Oya T., Asai T., Amemiya Y.
    6th International Conference on New Phenomena in Mesoscopic Systems and 4th International Conference on Surfaces and Interfaces in Mesoscopic Devices, 30 Nov. 2003, English
    30 Nov. 2003 - 05 Dec. 2003, Hawaii, U.S.A., [International presentation]
  • Single-electron device imitating reaction-diffusion systems               
    Oya T., Kanazawa Y., Takahasi Y., Asai T., Amemiya Y.
    6th International Conference on New Phenomena in Mesoscopic Systems and 4th International Conference on Surfaces and Interfaces in Mesoscopic Devices, 30 Nov. 2003, English
    30 Nov. 2003 - 05 Dec. 2003, Hawaii, U.S.A., [International presentation]
  • Nature-inspired analog computing on silicon               
    Asai T., Amemiya Y.
    1st International Workshop on Ubiquitous Knowledge Network Environment, 25 Nov. 2003, English
    25 Nov. 2003 - 27 Nov. 2003, Sapporo, Japan, [International presentation]
  • An analog CMOS circuit for locomotion control in quadruped walking robot               
    Nakada K., Asai T., Amemiya Y.
    1st International Workshop on Ubiquitous Knowledge Network Environment, 25 Nov. 2003, English
    25 Nov. 2003 - 27 Nov. 2003, Sapporo, Japan, [International presentation]
  • CMOSイメージセンサに適した機能的リセット方式               
    Kagaya R., Kanazawa Y., Asai T., Amemiya Y., Ikebe M., Oosumi Y., Kanetaka T.
    第7回システムLSIワークショップ, Nov. 2003, Japanese
    北九州, [Domestic Conference]
  • 生物規範型の移動運動を制御するアナログCMOS回路〜センサフィードバックに対する周波数/振幅変調特性               
    Nakada K., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2003, Japanese
    北九州, [Domestic Conference]
  • Turing反応拡散系を模擬するアナログCMOS回路               
    Daikoku T., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Nov. 2003, Japanese
    北九州, [Domestic Conference]
  • MOSISによるイメージセンサLSI試作               
    Asai T.
    若手研究者のためのイメージセンサLSI設計フォーラム, 17 Oct. 2003, Japanese
    17 Oct. 2003 - 17 Oct. 2003, Tokyo, Japan, [Invited], [Domestic Conference]
  • Nature-inspired analog VLSIs               
    Asai T.
    Group of Bio-Inspired Intelligent Systems, 02 Oct. 2003, English
    02 Oct. 2003 - 02 Oct. 2003, Brunel University, Uxbridge, U.K., [Invited], [International presentation]
  • Reaction-diffusion media in silicon               
    Asai T.
    EPSRC Cluster's Workshop on Nonlinear Media based Computers, 24 Sep. 2003, English
    24 Sep. 2003 - 24 Sep. 2003, Bristol, U.K., [Invited], [International presentation]
  • Nature-inspired computing and the reaction-diffusion chip               
    Asai T.
    Faculty of Computing, Engineering and Mathematical Sciences, 17 Sep. 2003, English
    17 Sep. 2003 - 17 Sep. 2003, University of the West of England, Bristol, U.K., [Invited], [International presentation]
  • 単電子回路における非線形写像               
    Takahasi Y., Oya T., Asai T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2003, Japanese
    福岡, [Domestic Conference]
  • 量子ドット集積体を用いた反応拡散デバイス               
    Oya T., Ueno T., Asai T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2003, Japanese
    福岡, [Domestic Conference]
  • 減衰シナプスのハードウェア化とパターン認識への応用               
    Kanazawa Y., Asai T., Amemiya Y.
    日本神経回路学会第13回全国大会, Sep. 2003, Japanese
    東京, [Domestic Conference]
  • Wilson-Cowan 神経振動子モデルに基づくアナログCPG回路の構成               
    Nakada K., Asai T., Amemiya Y.
    日本神経回路学会第13回全国大会, Sep. 2003, Japanese
    東京, [Domestic Conference]
  • CMOSイメージセンサに適した機能的リセット方式の検討               
    Ikebe M., Oosumi Y., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Sep. 2003, Japanese
    豊橋, [Domestic Conference]
  • A hardware depressing synapse and its application to contrast-invariant pattern recognition               
    Kanazawa Y., Asai T., Amemiya Y.
    Society of Instrument and Control Engineers (SICE) Annual Conference 2003, 04 Aug. 2003, English
    04 Aug. 2003 - 06 Aug. 2003, Fukui, Japan, [International presentation]
  • フリーソフトで構築するVLSI設計環境とVDEC-MOSISチップ共同試作プロジェクト               
    Kanazawa Y., Asai T., Amemiya Y.
    平成15年度VDECデザイナーズフォーラム, Aug. 2003, Japanese
    北海道石狩郡, [Domestic Conference]
  • An analog neural oscillator circuit for locomotion control in quadruped walking robot               
    Nakada K., Asai T., Amemiya Y.
    2003 International Joint Conference on Neural Networks, 20 Jul. 2003, English
    20 Jul. 2003 - 24 Jul. 2003, Oregon, U.S.A., [International presentation]
  • 生体様ビジョンチップの設計・作製とその応用展開               
    Asai T.
    技術情報協会:電気系セミナー「CCD/CMOSを中心としたイメージセンサの高機能設計と各種機器への応用1」, 23 Jun. 2003, Japanese
    23 Jun. 2003 - 23 Jun. 2003, Tokyo, Japan, [Invited], [Domestic Conference]
  • A single-electron oscillator with a multiple tunneling junction               
    Takahasi Y., Oya T., Asai T., Amemiya Y.
    2003 Silicon Nanoelectronics Workshop, 08 Jun. 2003, English
    08 Jun. 2003 - 09 Jun. 2003, Kyoto, Japan, [International presentation]
  • Reaction-diffusion systems using single-electron oscillators               
    Oya T., Ueno T., Asai T., Amemiya Y.
    2003 Silicon Nanoelectronics Workshop, 08 Jun. 2003, English
    08 Jun. 2003 - 09 Jun. 2003, Kyoto, Japan, [International presentation]
  • An analog CMOS circuit emulating the Belousov-Zhabotinsky reaction               
    Kanazawa Y., Asai T., Amemiya Y.
    11th International IEEE Workshop on Nonlinear Dynamics of Electronic Systems, 18 May 2003, English
    18 May 2003 - 21 May 2003, Scuol, Switzerland, [International presentation]
  • Biomorphic analog circuits based on reaction-diffusion systems               
    Asai T., Amemiya Y.
    33rd International Symposium on Multiple-Valued Logic, 16 May 2003, English
    16 May 2003 - 19 May 2003, Meiji University, Tokyo, Japan, [Invited], [International presentation]
  • An analog CMOS circuit implementing CPG controller for quadruped walking robot               
    Nakada K., Asai T., Amemiya Y.
    2nd International Symposium on Adaptive Motion of Animals and Machines, 04 Mar. 2003, English
    04 Mar. 2003 - 08 Mar. 2003, Kyoto, Japan, [International presentation]
  • サブスレッショルド領域で動作するアナログCMOS回路によるカオス発生器               
    Kamiya T., Kanazawa Y., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2003, Japanese
    仙台, [Domestic Conference]
  • チューリング反応拡散系を模擬するアナログCMOS回路の設計               
    Daikoku T., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2003, Japanese
    仙台, [Domestic Conference]
  • 多重トンネル接合による量子ドット振動子               
    Takahasi Y., Oya T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2003, Japanese
    神奈川, [Domestic Conference]
  • 量子ドットによる反応拡散系の構成               
    Oya T., Ueno T., Asai T., Amemiya Y.
    応用物理学会春季大会, Mar. 2003, Japanese
    神奈川, [Domestic Conference]
  • 減衰シナプスを用いた適応型スパイクニューラルネットのアナログCMOS回路化               
    Kanazawa Y., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2003, Japanese
    玉川, [Domestic Conference]
  • 生物規範型の移動運動を制御するアナログCMOS回路〜Amari-Hopfield アナログCPG回路とWilson-Cowan アナログCPG回路の比較               
    Nakada K., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2003, Japanese
    玉川, [Domestic Conference]
  • Reaction-diffusion systems on excitable semiconductor medium               
    Asai T., Amemiya Y.
    2003 RCIQE International Seminar on Quantum Nanoelectronics for Meme-Media-Based Information Technologies, 12 Feb. 2003, English
    12 Feb. 2003 - 14 Feb. 2003, Hokkaido University, Sapporo, Japan, [Invited], [International presentation]
  • 単電子回路による多値ホップフィールドネットワーク               
    Oya T., Yamada T., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Feb. 2003, Japanese
    札幌, [Domestic Conference]
  • 量子ドット集積体による反応拡散系               
    Oya T., Ueno T., Asai T., Amemiya Y.
    電子情報通信学会 シリコン材料・デバイス研究会, Feb. 2003, Japanese
    札幌, [Domestic Conference]
  • Natural computation with analog reaction-diffusion circuits               
    Asai T., Amemiya Y.
    2002 International Symposium on New Paradigm VLSI Computing, 12 Dec. 2002, English
    12 Dec. 2002 - 14 Dec. 2002, Tohoku University, Sendai, Japan, [Invited], [International presentation]
  • 生物規範型の移動運動を制御するアナログCMOS回路〜リズム協調運動を制御するCPGの集積回路化               
    Nakada K., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Nov. 2002, Japanese
    北九州, [Domestic Conference]
  • スパイクソーティングをオンラインで行う多チャンネル独立成分解析システム               
    Nakada K., Akita J., Asai T., Amemiya Y.
    第6回システムLSIワークショップ, Nov. 2002, Japanese
    滋賀, [Domestic Conference]
  • An analog CMOS circuit implementing Turing's reaction-diffusion model               
    Daikoku T., Asai T., Amemiya Y.
    2002 International Symposium on Nonlinear Theory and its Applications, 07 Oct. 2002, English
    07 Oct. 2002 - 11 Oct. 2002, Xi'an, People's Republic of China, [International presentation]
  • Wireless synaptic / neuro devices based on interactions of local electric-fields and CDMA communication technology               
    Kanazawa Y., Yamada T., Asai T., Amemiya Y.
    2002 IEEE International Conference on Systems, Man and Cybernetics, 06 Oct. 2002, English
    06 Oct. 2002 - 09 Oct. 2002, Hammamet, Tunisia, [International presentation]
  • Reaction-diffusion chip implementing analog cellular-automaton model               
    Yamada T., Honma Y., Asai T., Amemiya Y.
    2002 International Conference on Solid State Devices and Materials, 17 Sep. 2002, English
    17 Sep. 2002 - 20 Sep. 2002, Nagoya, Japan, [International presentation]
  • アナログ抵抗回路網を用いたセルオートマトンLSIの設計               
    Honma Y., Yamada T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2002, Japanese
    宮崎, [Domestic Conference]
  • 拡散現象を模擬するアナログCMOS回路               
    Daikoku T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2002, Japanese
    宮崎, [Domestic Conference]
  • 半導体の少数キャリア拡散を利用した神経細胞デバイスの構成               
    Yamada T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2002, Japanese
    宮崎, [Domestic Conference]
  • モダンニューラルネットのハードウェアエミュレーション 〜スパイクニューロンとダイナミックシナプスをアナログVLSI化する               
    Asai T., Nakada K., Amemiya Y.
    日本神経回路学会第12回全国大会, Sep. 2002, Japanese
    鳥取, [Domestic Conference]
  • CDMA方式を使ったホップフィールドネット集積アーキテクチャ               
    Kanazawa Y., Asai T., Amemiya Y.
    日本神経回路学会第12回全国大会, Sep. 2002, Japanese
    鳥取, [Domestic Conference]
  • 単電子箱を用いた多数決論理デバイス               
    Oya T., Asai T., Fukui T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2002, Japanese
    新潟, [Domestic Conference]
  • 量子ドット結合振動子系における動的パターンの形成               
    Ueno T., Asai T., Fukui T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2002, Japanese
    新潟, [Domestic Conference]
  • アナテジ混載オシレータLSIによる分散PLLネットワークのハードウェアエミュレーション               
    Yamada T., Honma Y., Asai T., Amemiya Y.
    電子情報通信学会 集積回路研究会, Sep. 2002, Japanese
    浜松, [Domestic Conference]
  • A biomimetic hardware: vital phenomena in semiconductor devices based on minority-carrier transport               
    Asai T.
    Development of Numerical Methods for Dynamics of Interfaces and its Applications to Experiments in Science and Engineering II, 15 Jul. 2002, English
    15 Jul. 2002 - 18 Jul. 2002, Kobe, Japan, [Invited], [International presentation]
  • Analog integrate-and-fire neurochips: neural competition in frequency and time domains               
    Asai T., Hayasi H., Amemiya Y.
    World Automation Congress 2002, 09 Jun. 2002, English
    09 Jun. 2002 - 13 Jun. 2002, Sheraton World Resort Orlando, Florida, U.S.A., [Invited], [International presentation]
  • A majority-logic device using a single-electron box               
    Oya T., Asai T., Fukui T., Amemiya Y.
    2002 Silicon Nanoelectronics Workshop, 09 Jun. 2002, English
    09 Jun. 2002 - 10 Jun. 2002, Honolulu, U.S.A., [International presentation]
  • An excitable membrane device using minority carrier transport in semiconductors               
    Yamada T., Asai T., Amemiya Y.
    6th International Conference on Cognitive and Neural Systems, 29 May 2002, English
    29 May 2002 - 01 Jun. 2002, Boston, U.S.A., [International presentation]
  • スパイクタイミングに基づく脳型競合プロセッサの試作と評価               
    Asai T., Kanazawa Y., Daikoku T., Amemiya Y.
    ロボティクス・メカトロニクス講演会2002, Jun. 2002, Japanese
    島根, [Domestic Conference]
  • 非線形アナログ集積回路と反応拡散チップ:指紋画像修復を行うインテリジェント視覚センサ               
    Asai T., Amemiya Y.
    映像情報メディア学会 情報センシング研究会, Jun. 2002, Japanese
    東京, [Domestic Conference]
  • Frequency- and temporal-domain neural competition in analog integrate-and-fire neurochips               
    Asai T., Amemiya Y.
    2002 International Joint Conference on Neural Networks, 12 May 2002, English
    12 May 2002 - 17 May 2002, Honolulu, U.S.A., [International presentation]
  • CMOS反応拡散回路によるチューリングパターンの発生               
    Daikoku T., Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Mar. 2002, Japanese
    東京, [Domestic Conference]
  • 半導体の少数キャリアを利用した反応拡散デバイス               
    Yamada T., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Mar. 2002, Japanese
    東京, [Domestic Conference]
  • 近接電場作用およびCDMA通信方式に基づく無線シナプス/ニューロデバイス               
    Kanazawa Y., Yamada T., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2002, Japanese
    玉川, [Domestic Conference]
  • 時間領域の神経競合を模するアナログVLSI               
    Hayasi H., Yamada T., Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2002, Japanese
    玉川, [Domestic Conference]
  • 単電子回路による多数決論理デバイス               
    Oya T., Asai T., Fukui T., Amemiya Y.
    応用物理学会春季大会, Mar. 2002, Japanese
    神奈川, [Domestic Conference]
  • 量子ドット結合振動子系におけるパルス波の伝搬               
    Ueno T., Asai T., Fukui T., Amemiya Y.
    応用物理学会春季大会, Mar. 2002, Japanese
    神奈川, [Domestic Conference]
  • BZ反応拡散チップ: アナログセルオートマトンモデルとそのハードウェア実装               
    Yamada T., Honma Y., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2002, Japanese
    東京, [Domestic Conference]
  • 半導体の少数キャリア拡散を利用したCMOS反応拡散デバイス               
    Asai T., Yamada T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2002, Japanese
    東京, [Domestic Conference]
  • 単電子回路による多数決論理デバイス               
    Oya T., Asai T., Fukui T., Amemiya Y.
    電子情報通信学会 電子デバイス/シリコン材料・デバイス研究会, Jan. 2002, Japanese
    札幌, [Domestic Conference]
  • A novel reaction-diffusion system based on minority-carrier transport in solid-state CMOS devices               
    Asai T., Nishimiya Y., Amemiya Y.
    International Semiconductor Device Research Symposium, 05 Dec. 2001, English
    05 Dec. 2001 - 07 Dec. 2001, Washington DC, U.S.A., [International presentation]
  • 非線形アナログ集積回路と反応拡散チップ:開発の現状とその応用               
    Asai T.
    第11回日本化学会「非線形反応と協同現象」研究会, 01 Dec. 2001, Japanese
    01 Dec. 2001 - 02 Dec. 2001, Tokyo, Japan, [Invited], [Domestic Conference]
  • Reaction-diffusion chip based on cellular-automaton processing               
    Nishimiya Y., Sunayama T., Asai T., Amemiya Y.
    International Symposium on Nonlinear Theory and its Applications, 28 Oct. 2001, English
    28 Oct. 2001 - 01 Nov. 2001, Miyagi, Japan, [International presentation]
  • アナログ-ディジタル混載型ハフ変換LSIの設計・試作               
    Mizuki M., Asai T., Akita J.
    第5回システムLSIワークショップ, Nov. 2001, Japanese
    小倉, [Domestic Conference]
  • Reaction-diffusion devices using minority-carrier transport in semiconductors               
    Nishimiya Y., Asai T., Amemiya Y.
    2001 International Conference on Solid State Devices and Materials, 25 Sep. 2001, English
    25 Sep. 2001 - 28 Sep. 2001, Tokyo, Japan, [International presentation]
  • アナログ・ディジタル混載視覚回路〜時間差加重フィルタリングによる動き検出               
    Hanada K., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2001, Japanese
    東京, [Domestic Conference]
  • チューリングモデルの回路化               
    Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2001, Japanese
    東京, [Domestic Conference]
  • スパイクタイミングに基づく神経競合網のアナログCMOS回路設計               
    Hayasi H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2001, Japanese
    東京, [Domestic Conference]
  • 非一様な空間構造を自己生成するVolterra反応拡散チップの開発               
    Kato H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2001, Japanese
    東京, [Domestic Conference]
  • 電流モードPWM回路を用いた方位検出アナログビジョンチップの開発               
    Yamada T., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2001, Japanese
    東京, [Domestic Conference]
  • 量子ドットによる結合振動子〜非線形振動と引き込み現象               
    Ueno T., Asai T., Fukui T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2001, Japanese
    豊田, [Domestic Conference]
  • 量子ナノ構造による反応拡散デバイス               
    Asai T., Fukui T., Amemiya Y.
    応用物理学会秋季大会, Sep. 2001, Japanese
    豊田, [Domestic Conference]
  • 超低消費電力シリコン神経細胞:アナログVLSI化と時間領域での競合動作               
    Hayasi H., Asai T., Amemiya Y.
    日本神経回路学会第11回全国大会, Sep. 2001, Japanese
    奈良, [Domestic Conference]
  • Analog CMOS implementation of diffusive Lotka-Volterra neural networks               
    Asai T., Kato H., Amemiya Y.
    INNS-IEEE International Joint Conference on Neural Networks, 15 Jul. 2001, English
    15 Jul. 2001 - 19 Jul. 2001, Washington DC, U.S.A., [International presentation]
  • Reaction-diffusion neuro chips: analog CMOS implementation of locally coupled Wilson-Cowan oscillators               
    Kato H., Asai T., Amemiya Y.
    5th International Conference on Cognitive and Neural Systems, 30 May 2001, English
    30 May 2001 - 02 Jun. 2001, Boston, U.S.A., [International presentation]
  • 局所画像の特徴抽出に特化したHough変換応用モデルとその集積回路化               
    Yamada T., Koutani M., Asai T., Amemiya Y.
    日本機械学会 ロボティクス・メカトロニクス研究会, Jun. 2001, Japanese
    高松, [Domestic Conference]
  • 超低消費電力CMOS神経振動子ネットワークのアナログ集積回路化               
    Asai T., Kato H., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2001, Japanese
    玉川, [Domestic Conference]
  • 半導体の少数キャリアを利用した反応拡散デバイス               
    Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2001, Japanese
    滋賀, [Domestic Conference]
  • 散逸的な縞状パターンの生成と修復を行うアナログ反応拡散回路               
    Hayasi H., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2001, Japanese
    滋賀, [Domestic Conference]
  • 画像のラベル付けを行うLotka-Volterra拡散振動系のCMOS回路化               
    Kato H., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2001, Japanese
    滋賀, [Domestic Conference]
  • 反応拡散チップ〜反応拡散系をシリコンLSI上に実現する               
    Asai T.
    応用物理学会春季大会シンポジウム講演, Mar. 2001, Japanese
    東京, [Domestic Conference]
  • Analog-digital CMOS circuits for motion detection with direction-selective neural networks               
    Koutani M., Asai T., Amemiya Y.
    7th International Conference on Neural Information Processing, 14 Nov. 2000, English
    14 Nov. 2000 - 18 Nov. 2000, Taejon, Korea, [International presentation]
  • 非線形アナログ集積回路と反応拡散チップ〜自然界の生き生きとした非線形現象を模倣する               
    Asai T., Amemiya Y.
    第4回システムLSIワークショップ, Nov. 2000, Japanese
    滋賀, [Domestic Conference]
  • 化学反応系のアナログ回路化手法〜ブリュセレータの回路化〜               
    Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Oct. 2000, Japanese
    京都, [Domestic Conference]
  • CMOSデバイスの非線形特性を利用した反応拡散システム〜Wilson-Cowan型回路とLotka-Volterra回路               
    Kato H., Asai T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Oct. 2000, Japanese
    京都, [Domestic Conference]
  • 非線形アナログ集積回路と反応拡散チップ〜反応拡散系をシリコンチップ上に実現する               
    Asai T., Sunayama T., Amemiya Y.
    電子情報通信学会 非線形問題研究会, Oct. 2000, Japanese
    京都, [Domestic Conference]
  • 局所画像の特徴検出に特化したアナログHough変換チップ               
    Koutani M., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • BZ反応を模擬するセルオートマトンLSI〜反応拡散系をシリコンチップ上に実現する               
    Sunayama T., Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • 非線形アナログ回路による反応拡散システム〜ブリュセレータの回路化               
    Nishimiya Y., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • 非線形振動子を用いた反応拡散回路II: Wilson-Cowan神経振動子               
    Hayasi H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • 非線形振動子を用いた反応拡散回路 I :Lotka-Volterra型振動子               
    Kato H., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • 非線形アナログ集積回路と反応拡散チップ〜自然界の生き生きとした非線形現象を模倣する               
    Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 2000, Japanese
    名古屋, [Domestic Conference]
  • 神経緩和振動子を具現する超低消費電力CMOSアナログ集積回路               
    Asai T., Amemiya Y.
    第23回日本神経科学大会 第10回日本神経回路学会大会 合同大会, Sep. 2000, Japanese
    横浜, [Domestic Conference]
  • A νMOS vision chip based on the cellular-automaton processing               
    Sunayama T., Asai T., Amemiya Y., Ikebe M.
    2000 International Conference on Solid State Devices and Materials, 30 Aug. 2000, English
    30 Aug. 2000 - 31 Aug. 2000, Sendai, Japan, [International presentation]
  • An analog-digital hybrid CMOS circuit for two-dimensional motion detection with correlation neural networks               
    Asai T., Koutani M., Amemiya Y.
    IEEE-INNS-ENNS International Joint Conference on Neural Networks, 24 Jul. 2000, English
    24 Jul. 2000 - 27 Jul. 2000, Como, Italy, [International presentation]
  • An analog-digital hybrid LSI for Hough transformation               
    Asai T., Amemiya Y.
    4th International Conference on Cognitive and Neural Systems, 24 May 2000, English
    24 May 2000 - 27 May 2000, Boston, U.S.A., [International presentation]
  • 生体様ビジョンチップを用いた動き検出システム               
    Asai T., Koutani M., Amemiya Y.
    日本機械学会 ロボティクス・メカトロニクス研究会, May 2000, Japanese
    熊本, [Domestic Conference]
  • A photonic-crystal logic circuit based on the binary decision diagram               
    Asai T., Amemiya Y., Koshiba M.
    International Workshop on Photonic and Electromagnetic Crystal Structures, 08 Mar. 2000, English
    08 Mar. 2000 - 10 Mar. 2000, Sendai, Japan, [International presentation]
  • 視覚対象の方位選択を行うアナログハフ変換LSIの設計               
    Asai T., Amemiya Y.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 2000, Japanese
    玉川, [Domestic Conference]
  • 視覚対象に追従するアナログ電子回路の試作と評価               
    Kato H., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • アナログ電子回路化に適した相対奥行き検出モデル               
    Hayasi H., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • アナログ-ディジタル混載型CMOS回路による二次元動き検出               
    Koutani M., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • νMOS画像処理システムによる移動物体の検出               
    Sunayama T., Ikebe M., Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • アナログ-ディジタル混載型ハフ変換LSIの設計               
    Asai T., Amemiya Y.
    電子情報通信学会総合大会, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • 二分決定グラフにもとづくフォトニック結晶集積デバイス               
    Asai T., Amemiya Y., Koshiba M.
    電子情報通信学会総合大会シンポジウム講演, Mar. 2000, Japanese
    広島, [Domestic Conference]
  • 二次元局所速度の重み付けスカラー和による動き方向検出モデルのアナログ集積回路設計               
    Koutani M., Asai T., Amemiya Y.
    第3回システムLSIワークショップ, Nov. 1999, Japanese
    滋賀, [Domestic Conference]
  • 二次元動き方向選択性を持つ神経ネットワークのアナログ電子回路設計               
    Koutani M., Asai T., Amemiya Y.
    電子情報通信学会ソサイエティ大会, Sep. 1999, Japanese
    船橋, [Domestic Conference]
  • 二次元局所速度の重み付けスカラー和による動き方向検出神経場モデル               
    Asai T., Koutani M., Amemiya Y.
    電子情報通信学会ソサイエティ大会 シンポジウム講演, Sep. 1999, Japanese
    船橋, [Domestic Conference]
  • 相関型動き検出アナログ電子回路による三次元奥行き計測               
    Asai T., Amemiya Y.
    日本神経回路学会第9回全国大会, Sep. 1999, Japanese
    札幌, [Domestic Conference]
  • Analog velocity sensing circuits based on bio-inspired correlation neural networks               
    Ohtani M., Asai T., Yonezu H.
    7th International Conference on Microelectronics for Neural Networks, Evolutionary and Fuzzy Systems, 07 Apr. 1999, English
    07 Apr. 1999 - 09 Apr. 1999, Granada, Spain, [International presentation]
  • Analog MOS circuit systems performing the visual tracking with bio-inspired simple networks               
    Asai T., Ohtani M., Yonezu H.
    7th International Conference on Microelectronics for Neural Networks, Evolutionary and Fuzzy Systems, 07 Apr. 1999, English
    07 Apr. 1999 - 09 Apr. 1999, Granada, Spain, [International presentation]
  • 視覚対象の追従運動モデルとそのアナログ電子回路化               
    Asai T., Ohtani M., Yonezu H.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 1999, Japanese
    玉川, [Domestic Conference]
  • Analog integrated circuit for motion detection based on biological correlation model               
    Ohtani M., Asai T., Ohshima N., Yonezu H.
    1998 International Conference on Solid State Devices and Materials, 07 Sep. 1998, English
    07 Sep. 1998 - 10 Sep. 1998, Hiroshima, Japan, [International presentation]
  • Memory-error tolerance of scalable and highly parallel architecture for restricted Boltzmann machines in deep belief network               
    Yonezu H., Asai T., Ohtani M., Shin J., Ohshima N.
    Second International Conference on Knowledge-Based Intelligent Electronic Systems, 21 Apr. 1998, English
    21 Apr. 1998 - 23 Apr. 1998, Adelaide, Australia, [International presentation]
  • A neuromorphic object-capturing circuit based on biological saccadic systems               
    Asai T., Yonezu H.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 1998, Japanese
    玉川, [Domestic Conference]
  • 動き検出ハードウェア:生体の動き検出機構と速度場               
    Asai T., Ohtani M., Yonezu H.
    日本神経回路学会第8回全国大会, Nov. 1997, Japanese
    金沢, [Domestic Conference]
  • Analog integrated circuits for the Lotka-Volterra competitive neural networks with a winners-share-all solution               
    Asai T., Ohtani M., Yonezu H.
    6th International Conference on Microelectronics for Neural Networks, Evolutionary and Fuzzy Systems, 24 Sep. 1997, English
    24 Sep. 1997 - 26 Sep. 1997, Dresden, Germany, [International presentation]
  • An adaptive silicon retina performing an edge extraction with a MOS-type spatial wiring and smart pixel circuits               
    Ikeda H., Tsuji K., Asai T., Yonezu H., Shin J.
    1997 International Conference on Solid State Devices and Materials, 16 Sep. 1997, English
    16 Sep. 1997 - 19 Sep. 1997, Hamamatsu, Japan, [International presentation]
  • Lotka-Volterra型競合神経ネットワークの集積回路化               
    Asai T., Ohtani M., Yonezu H.
    電子情報通信学会 ニューロコンピューティング研究会, Mar. 1997, Japanese
    玉川, [Domestic Conference]
  • 非単調連想記憶ネット:統計力学的性質とVLSI化               
    Asai T., Fukai T.
    電気学会 電子回路研究会, Oct. 1996, Japanese
    船橋, [Domestic Conference]
  • A subthreshold MOS circuit for the Lotka-Volterra neural system exhibiting the winner-take-all and winners-share-all behaviors               
    Asai T., Tanaka S., Fukai T.
    日本神経回路学会第7回全国大会, Sep. 1996, Japanese
    名古屋, [Domestic Conference]
  • 高い記憶能力を有する非単調神経ネットワークのアナログ電子回路設計               
    Asai T., Yokotsuka H., Fukai T.
    日本神経回路学会第6回全国大会, Oct. 1995, Japanese
    仙台, [Domestic Conference]
  • 非単調ニューラルネット理論にもとづく連想記憶電子回路               
    Asai T., Fukai T.
    マイクロエレクトロニクス研究開発機構第11回研究交流会, Oct. 1994, Japanese
    東京, [Domestic Conference]

Courses

  • Exercise in Electrical and Electronic Engineering III               
    Hokkaido University
    Apr. 2020
  • Integrated Circuit Engineering               
    Hokkaido University
    Apr. 2020
  • Digital Circuits               
    Hokkaido University
    Apr. 2019
  • 情報学I               
    北海道大学
  • 環境と人間:2030年エレクトロニクスの旅               
    北海道大学
  • 応用数学II演習               
    北海道大学
  • 電気電子工学実験               
    北海道大学
  • システムLSI学特論               
    北海道大学
  • 集積システム工学               
    北海道大学
  • 電子情報工学実験               
    北海道大学
  • ディジタルVLSIシステム               
    北海道大学
  • 科学・技術の世界               
    北海道大学
  • 集積システム学特論               
    北海道大学
  • 集積設計工学特論               
    北海道大学
  • 電子工学実験               
    北海道大学
  • 集積プロセス工学               
    北海道大学
  • 基礎物理学(力学・波動・熱力学・電磁気学)               
    北海道大学

Affiliated academic society

  • Apr. 2021 - Present
    エレクトロニクス実装学会               
  • May 2020
    The Japanese Society for Artificial Intelligence               
  • Research Institute of Signal Processing               
  • The Institute of Electronics, Information and Communication Engineers               
  • The Japan Society of Applied Physics               
  • Japanese Neural Network Society               
  • The Institute of Electrical and Electronics Engineers, Inc.               

Research Themes

  • 人工知能と生体様工学の協働を加速する三次元メモリスタの創出               
    Apr. 2021 - Mar. 2024
    浅井 哲也
    基盤研究(B), Principal investigator
  • 学習/数理モデルに基づく時空間展開型アーキテクチャの創出と応用               
    戦略的創造研究推進事業(CREST)
    Oct. 2018 - Mar. 2024
    本村 真人
    科学技術振興機構, Competitive research funding
  • 未来共生社会にむけたニューロモルフィックダイナミクスのポテンシャルの解明               
    高効率・高速処理を可能とするAIチップ・次世代コンピューティングの技術開発
    Oct. 2018 - Mar. 2023
    浅田 稔
    新エネルギー・産業技術総合開発機構, Competitive research funding
  • 知能コンピューティングを加速する自己学習型・革新的アーキテクチャ基盤技術の創出               
    科学研究費補助金 基盤研究(S)
    Jun. 2018 - Mar. 2023
    MOTOMURA Masato
    日本学術振興会, Competitive research funding
  • 超高速・低消費電力ビッグデータ処理を実現・利活用する脳型推論集積システムの研究開発               
    IoT推進のための横断技術開発プロジェクト
    Aug. 2016 - Sep. 2021
    秋永 広幸, 浅井 哲也
    新エネルギー・産業技術総合開発機構, Competitive research funding
  • ノイズ注入により機能回復する極低電圧・低電力論理回路の設計基盤の構築               
    科学研究費補助金 基盤研究(B)
    Apr. 2018 - Mar. 2021
    ASAI Tetsuya
    日本学術振興会, Principal investigator, Competitive research funding
  • 粗粒デバイスのための新規情報処理アーキテクチャの開拓               
    科学研究費補助金 新学術領域(領域提案型)
    28 Jun. 2013 - 31 Mar. 2018
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • 分子アーキテクトニクス:単一分子の組織化と新機能創成               
    科学研究費補助金 新学術領域研究(研究領域提案型)
    Jun. 2013 - Mar. 2018
    TADA Hirokazu
    日本学術振興会, Competitive research funding
  • 空間フリーな脳型配線・メモリ中心計算に向けた新規機能素子の開拓               
    科学研究費補助金 挑戦的萌芽研究
    Apr. 2015 - Mar. 2017
    AKAI Megumi
    日本学術振興会, Competitive research funding
  • ビッグデータ処理を加速・利活用する脳型推論システムの研究開発~新原理デバイス・回路による超高速・低消費電力ハードウェア技術の開発とそのシステム化~               
    エネルギー・環境新技術先導プログラム
    Jan. 2016 - Jan. 2017
    秋永 広幸, 浅井 哲也
    新エネルギー・産業技術総合開発機構, Competitive research funding
  • 大規模分散処理環境を革新する「フロントエンドコンピューティング」パラダイムの創出               
    科学研究費補助金 挑戦的萌芽研究
    Apr. 2014 - Mar. 2016
    MOTOMURA Masato
    日本学術振興会, Competitive research funding
  • 低消費エネルギー化プロセッサアーキテクチャの創出               
    科学研究費補助金 基盤研究(B)
    Apr. 2012 - Mar. 2015
    MOTOMURA Masato
    日本学術振興会, Competitive research funding
  • 高バンド幅・並列処理型イメージセンサ−イメージプロセッサ三次元集積システムの研究               
    2012年度STARC研究テーマ フィージビリティ・スタディ(FS)プログラム
    Apr. 2012 - Mar. 2015
    Masato Motomura
    Semiconductor Technology Academic Research Center, Competitive research funding
  • メモリスタ・抵抗変化型メモリ素子のための新しい電子回路設計基盤の構築               
    科学研究費補助金 基盤研究(B)
    Apr. 2012 - Mar. 2015
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • 省メモリ超解像LSIアーキテクチャの研究               
    2013年度STARC研究テーマ アイデア・スカウト(IS)プログラム
    Aug. 2013 - Jul. 2014
    Masayuki Ikebe
    Semiconductor Technology Academic Research Center, Competitive research funding
  • 分子ナノシステムの創発化学               
    科学研究費補助金 新学術領域研究(研究領域提案型)
    Nov. 2008 - Mar. 2014
    KAWAI Tomoji
    日本学術振興会, Competitive research funding
  • ゆらぎを積極的に利用するナノ情報処理システムの開拓               
    科学研究費補助金 新学術領域(領域提案型)
    13 Nov. 2008 - 31 Mar. 2013
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • 磁束と電荷を結ぶ新しい機能デバイスの開拓               
    科学研究費補助金 挑戦的萌芽研究
    01 Apr. 2010 - 31 Mar. 2012
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 多媒体量子ナノ集積デバイスの反応拡散ダイナミクスを利用した情報処理システム               
    科学研究費補助金 基盤研究(B)
    01 Apr. 2008 - 31 Mar. 2011
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 集積量子ドット上の電子的な擬似生命体を利用した物理環境センサ               
    科学研究費補助金 萌芽研究
    01 Apr. 2007 - 31 Mar. 2009
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 結合量子ドット集積デバイスによる生体型情報処理システムの開拓               
    科学研究費補助金 基盤研究(B)
    01 Apr. 2006 - 31 Mar. 2008
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • VoIP通信におけるパケット損失隠蔽を行う低消費電力LSIの開発               
    科学研究費補助金 若手研究(B)
    01 Apr. 2005 - 31 Mar. 2008
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • ナノショットキーゲート制御量子ナノドット集積デバイスによる単電子確率共鳴の観測               
    科学研究費補助金 萌芽研究
    01 Apr. 2006 - 31 Mar. 2007
    Seiya Kasai
    日本学術振興会, Competitive research funding
  • 協同トンネル現象を利用した量子計算アーキテクチャと構成デバイスの開拓               
    科学研究費補助金 萌芽研究
    01 Apr. 2005 - 31 Mar. 2007
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • VoIP通信におけるハ_ケット損失隠蔽を行う低消費電力LSIの開発               
    H16 年度産業技術研究助成事業
    Jan. 2005 - Dec. 2006
    Tetsuya Asai
    新エネルギー開発事業団(NEDO), Principal investigator, Competitive research funding
  • 反応拡散ダイナミクスを利用して情報処理を行う結合量子ドット集積デバイス               
    科学研究費補助金 基盤研究(B)
    01 Apr. 2004 - 31 Mar. 2006
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 量子ドット集積体と反応拡散アーキテクチャを組み合わせた情報処理デバイスの開拓               
    科学研究費補助金 基盤研究(B)
    01 Apr. 2002 - 31 Mar. 2004
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 動き知覚処理を行うアナログ・ディジタル混在型ビジョンチップの関する研究               
    科学研究費補助金 特定領域研究 公募研究
    01 Apr. 2001 - 01 Apr. 2003
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • 反応拡散チップ:自然界の非線形現象に学んだ新しい機能LSIの開拓               
    科学研究費補助金 奨励研究(若手研究)
    01 Apr. 2001 - 01 Apr. 2003
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • アナログ反応拡散チップ:指紋画像の修復を行う機能LSIの開発               
    H12 年度即効型産業技術研究助成事業
    12 Mar. 2001 - 31 Mar. 2002
    Tetsuya Asai
    新エネルギー開発事業団(NEDO), Principal investigator, Competitive research funding
  • 動き知覚処理を行うアナログ・ディジタル混在型ビジョンチップに関する研究               
    科学研究費補助金 特定領域研究(A) 公募研究
    01 Apr. 2000 - 31 Mar. 2002
    Tetsuya Asai
    日本学術振興会, Principal investigator, Competitive research funding
  • 有向グラフ論理にもとづく量子ドット情報処理システムの開拓               
    科学研究費補助金 基盤研究(B)
    01 Apr. 2000 - 31 Mar. 2002
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding
  • 多数決論理にもとづく単電子集積デバイスの研究               
    科学研究費補助金 基盤研究(B)
    01 Apr. 1998 - 31 Mar. 2000
    Yoshihito Amemiya
    日本学術振興会, Competitive research funding

Industrial Property Rights

  • 予測システム及び量産方法               
    Patent right, 斉藤 友貴哉, 筒井 拓郎, 凌 元傑, 浅井 哲也, 西田 浩平, 辰巳 祥平
    特願2023-188667, 02 Nov. 2023
  • メモリ回路及びメモリ処理方法               
    Patent right, 浅井 哲也, 村松 聖倭, 佐々木 義明, 西田 浩平
    特願2023-161571, 25 Sep. 2023
  • ノード及びレザバー素子               
    Patent right, 寺崎 幸夫, 中田 一紀, 鈴木 英治, 須田 慶太, 佐々木 智生, 浅井 哲也, 阿部 佑紀
    特願2023-12235, 27 Jul. 2023
  • リザーバ装置及びプロセス状態予測システム               
    Patent right, 斉藤 友貴哉, 筒井 拓郎, 凌 元傑, 浅井 哲也, 阿部 佑紀
    特願2022-115663, 20 Jul. 2022
    PCT/JP2023/013903, 04 Apr. 2023
  • 学習装置、減算回路及び活性化関数回路               
    Patent right, Tetsuya Asai, Kohei Nishida, Yoshiaki Sasaki
    特願2021-118326, 16 Jul. 2021
    JP2023013866, 26 Jan. 2023
  • プロセス状態予測システム               
    Patent right, 斉藤 友貴哉, 筒井 拓郎, 凌 元傑, 大和田 伸, 浅井 哲也, 赤井 恵
    特願2021-100983, 17 Jun. 2021
    特開JP2022011741W
    WO2022264573, 22 Dec. 2022
  • 最適化装置及び最適化方法並びに最適化用プログラム               
    Patent right, 浅井 哲也, 山岸 善治, 金子 竜也
    特願2022-011651, 28 Jan. 2022
  • 重み符号固定学習装置               
    Patent right, ASAI Tetsuya
    特願PCT/JP2018/004786, 13 Feb. 2018
    特許6901163, 21 Jun. 2021
  • 分子電気素子               
    Patent right, 田中 啓文, 小川 琢治, 浅井 哲也
    特願2013-179578, 30 Aug. 2013
    特開2015-50248, 16 Mar. 2015
  • Reference voltage generation circuit               
    Patent right, Hirose T, Asai T, Amemiya Y, Ueno K
    特開WO 2009/014042, 29 Jan. 2009
  • 基準電圧発生回路               
    Patent right, 廣瀬 哲也, 浅井 哲也, 雨宮 好仁, 上野 憲一
    特願2007-191106, 23 Jul. 2007
    特願2007-191106
  • 遠赤外線センサ               
    Patent right, 廣瀬 哲也, 浅井 哲也, 雨宮 好仁, 綱渕 輝幸
    特願2005-75524, 16 Mar. 2005
    特開2006-258562, 28 Sep. 2006
    2005-75524
  • 模様作成システム               
    Patent right, 浅井 哲也, 雨宮 好仁, 綱淵 輝幸
    特願2004-178550, 16 Jun. 2004
    特開2006-2272, 05 Jan. 2006
    2004-178550